JESD204 PHY v3.3 LogiCORE IP Product Guide
JESD204 PHY v3.3 LogiCORE IP产品指南 |
|
JESD204、7、AC701、KC705、ZC706、VC709、UltraScale、KCU105、VCU108、UltraScale+、KCU114、VCU118、ZCU102 |
|
|
|
|
|
用户指南,产品指南,Product Guide |
|
|
|
详见资料 |
|
|
|
|
|
|
|
中文 英文 中英文 日文 |
|
04/05/2017 |
|
|
|
v3.3 |
|
PG198 |
|
2.5 MB |
|
世强硬创平台www.sekorm.com | |
世强硬创平台电子商城www.sekorm.com/supply/ | |
世强硬创平台www.sekorm.com | |
世强硬创平台www.sekorm.com |
- |
- +1 赞 0
- 收藏
- 评论 0
本文内容由平台用户转载自XILINX品牌,旨在分享知识与信息,如有内容侵权或者其他违规问题,请及时与我们联系,我们将在核实情况后尽快删除或提供适当的版权信息。对于用户通过本网站上传或发布的内容,世强硬创平台不承担任何版权责任。
相关推荐
JESD204 PHY v4.0 LogiCORE IP产品指南
本资料介绍了Xilinx LogiCORE IP JESD204 PHY核心,该核心实现JESD204物理接口,简化了串行收发器通道之间的共享。核心支持1至12通道配置,支持与JESD204或JESD204C核心配合使用。资料详细描述了核心的功能、性能、资源利用、端口描述、设计流程、示例设计和测试平台等。
XILINX - BOARDS,董事会,收发机,TRANSCEIVER,KC705,GTHE4,AC701,KCU114,GTHE3,GTHE2,ZC706,GTXE2,VC709,VCU118,VCU108,GTYE3,GTYE4,KCU105,ZCU102,7 SERIES,GTPE2
三模式以太网MAC v9.0 LogiCORE IP产品指南
XILINX - TRI-MODE ETHERNET MEDIA ACCESS CONTROLLER,BOARD,三模以太网媒体接入控制器,板,KC705,XC7K325TFFG900,AC701,EF-DI-TEMAC-SITE,XC7A200TFBG676,EF-DI-TEMAC-PROJ,EF-DI-EAVB-EPT-SITE,AVB ENDPOINT SYSTEM,SWITCH,路由器,开关,ROUTER,AVB端点系统
Xilinx工业网络
Xilinx工业网络解决方案结合了实时连接技术和工业通信领域的协议实现,支持多种工业通信协议,如Profinet、Profibus、EtherCAT等。Xilinx提供FPGA、SoC、IP核和参考设计,为工业自动化网络解决方案提供完整平台。资料中还包括了Xilinx开发套件、FMC卡和SOM模块等,以及针对电机控制等应用的IP库和参考设计。
XILINX - SOC,SOC系统,ZYNQ®,AVNET AES-S6EV-LX16-G,ARTIX®-7,SOC,LX75,EK-Z7-ZC702-G,SPARTAN®-6,LX16,AVNET AES-A7EV-7A50T-G,7010 – 7030,A35T – A200T,XILINX EK-A7-AC701-G,AES-Z7EV-7Z020-G
AC701 Artix-7现场可编程门阵列用户指南评估板
本资料为Xilinx AC701评估板用户指南,主要介绍了Artix-7 FPGA的AC701评估板的功能和特性。该评估板支持Artix-7 XC7A200T-2FBG676C FPGA,具备DDR3内存模块、PCI Express接口、三速以太网PHY、通用I/O和UART接口等特性。此外,还介绍了FPGA配置、时钟生成、GTP收发器、PCI Express边缘连接器、SFP/SFP+连接器、HDMI视频输出、I2C总线、用户I/O、电源管理等功能模块。
XILINX - AC701
Xilinx Answer 61596用于PCI Express的7系列集成块的Vivado ILA使用指南
本文档介绍了如何使用Xilinx Vivado Design Suite中的Vivado ILA工具来调试PCI Express连接中的链路训练和稳定性问题。主要内容包括:Vivado ILA的使用方法、生成7系列PCI Express集成块、捕获LTSSM状态转换、在Vivado ILA中捕获特定调试信号、设置ILA和使用调试向导。此外,还提供了基本捕获设置、基本触发设置以及波形捕获和传输的技巧。
XILINX - VIVADO DESIGN SUITE,VIVADO设计套件,INTEGRATED BLOCK,DEMO板,DEMO BOARD,集成块,KC705,7 SERIES
JESD204 v6.0 LogiCORE IP产品指南PG066
本资料介绍了Xilinx LogiCORE IP JESD204核心,该核心支持JESD204B接口,适用于1 Gb/s至12.5 Gb/s的线路速率,支持1至12个通道配置。核心可作为发送器或接收器配置,并提供了与AXI4-Stream和AXI4-Lite接口的物理层和数据链路层功能。资料涵盖了核心概述、产品规格、设计流程、示例设计和测试平台等内容。
XILINX - JESD204
JESD204 PHY v3.0 LogiCORE IP产品指南PG198
本资料介绍了Xilinx LogiCORE IP JESD204 PHY核心,该核心实现了JESD204B物理接口,支持1.0至12.5 Gb/s的线速率,适用于1至12个通道。核心支持独立发送和接收线速率配置,并提供了与JESD204核心的协同使用方案。资料详细描述了核心的性能、资源利用、端口描述、设计流程、示例设计和测试平台等内容。
XILINX - JESD204
Vivado Design Suite教程:功耗分析与优化
本资料为Xilinx Vivado Design Suite的功率分析和优化教程,旨在指导用户如何使用Vivado IDE进行功率分析、优化和硬件功率测量。教程涵盖了从创建项目、进行综合、设置报告功率、运行报告功率到进行功能仿真和硬件功率测量的全过程。此外,还介绍了如何使用SAIF文件进行功率分析和优化工具的使用。
XILINX - EVALUATION BOARD,VIVADO DESIGN SUITE,评估板,VIVADO设计套件,KC705
Zynq-7000全可编程SoC验证IP v1.0
该资料介绍了Zynq-7000全可编程SoC验证IP(VIP)的功能和特性。该VIP支持Zynq-7000应用的函数仿真,通过模拟处理器系统(PS)-PL接口和PS逻辑的OCM/DDR内存,实现对可编程逻辑(PL)的功能验证。VIP以System Verilog模块的形式提供,操作通过Verilog语法文件中的任务序列控制。主要特点包括:与AXI 3.0兼容,支持32/64位数据宽度,具有稀疏内存模型和RAM模型,以及系统地址解码等功能。
XILINX - SOC,SOC系统,ZYNQ®-7000,SOC,7
灵活的混合信号解决了模拟设计的挑战
本文探讨了Xilinx的Agile Mixed Signal技术,该技术通过结合灵活的模拟接口(XADC模块)和7系列FPGA及Zynq-7000可扩展处理平台(EPP)的可编程逻辑能力,为模拟接口设计提供了一种更高效、灵活的解决方案。文章详细介绍了XADC模块的功能,包括其高分辨率ADC、差分采样输入和数字校准能力,以及如何利用FPGA实现数字信号处理和校准,从而减少开发成本和缩短上市时间。此外,文章还讨论了在HDL模拟中验证模拟接口的方法,以及如何通过集成XADC模块来降低成本和风险。
XILINX - FPGAS,ZYNQ-7000 EPPS,7
SDSoC环境用户指南
本指南详细介绍了SDSoC环境,这是一个用于开发和使用标准编程语言进行硬件加速的嵌入式处理器应用的框架。它包括基于Eclipse的集成开发环境(IDE)、用于嵌入式处理器应用的编译器和用于在Xilinx设备可编程逻辑资源上实现的硬件功能的编译器。SDSoC环境支持两种主要用例:以软件为中心的设计和以硬件为中心的设计。指南涵盖了从创建项目、编写代码、构建项目到调试和优化的整个过程,并提供了关于配置SDSoC设置、管理平台和存储库以及编译和运行应用的详细信息。
XILINX - 开发板,DEVELOPMENT BOARDS,ZCU106,ZCU104,ZC702,ZC706,ZCU102
7系列FPGA封装和引脚
XILINX - XC7A25T,XC7A35T,XQ7A100T,XQ7A200T,XC7A15T,XA7A15T,XA7A25T,XA7A35T,FPGAS,XA7A50T,XA7A12T,XQ7A50T,XC7A100T,7,XA7A75T,XC7A200T,XC7A50T,XC7A75T
应用说明:7系列AXI芯片2芯片极光实时视频应用参考设计
本资料介绍了Xilinx® LogiCORE™ IP AXI Chip2Chip核心在实时视频应用中的参考设计。该设计通过AXI Chip2Chip核心实现两个Kintex®-7 FPGA KC705评估板或一个KC705板与一个Zynq®-7000 All Programmable (AP) SoC ZC706评估板之间的实时视频传输。设计包含AXI Chip2Chip核心、Aurora 64B/66B核心和软件应用,支持视频信号的生成、传输和显示。
XILINX - KC705,ZC706,7 SERIES
MIPI DSI发射机子系统v2.0 LogiCORE IP产品指南
本资料介绍了MIPI DSI Transmitter Subsystem v2.0,一款基于MIPI DSI标准v1.3的显示串行接口传输子系统。该子系统支持1至4个通道,数据速率可达2500 Mb/s,适用于移动平台和具有小尺寸显示器的设备。资料详细描述了子系统架构、功能特性、资源利用、端口描述、寄存器空间以及设计流程等,为用户提供了全面的设计指导。
XILINX - KC724,KC705,ZYNQ®-7000 SOC,ZCU102,7 SERIES
以ZC706为根复合体,KC705为端点的xilinxanswer71494petalinux图像生成及系统实例设计
本文档详细介绍了使用Zynq-7000 SoC ZC706作为根复杂体和Kintex-7 KC705作为端点的PetaLinux镜像生成和系统示例设计。文档涵盖了在Vivado中创建ZC706和KC705的设计步骤,以及生成PetaLinux镜像文件所需的详细步骤。包括配置子系统、根文件系统组件、生成默认Linux内核组件、构建项目和打包项目。此外,还提供了硬件配置、编程KC705和启动Linux的示例。
XILINX - KC705,ZYNQ-7000,ZC706RC,ZC706,ZCU706
电子商城
现货市场
登录 | 立即注册
提交评论