Using MC683xx M-bus software to communicate between processor systems
●介绍
■M-bus是683xx系列中使用的I2C兼容总线接口。它是一个串行接口,包括两个开漏双向信号,即串行时钟(SCL)和串行数据(SDA)。多个设备可以直接连接到这些开漏线路,这确实是广泛采用总线作为终端系统中有效IC通信方法的一个很好的原因。
■典型的场景包括一个带有M总线主控的处理器,该主控控制多个从机(如LCD、实时时钟、键盘、A/D转换器和存储器)之间的数据流。此外,内置的总线冲突机制支持多个M总线主节点和多个从节点。683xx的M总线模块具有足够的灵活性,可以作为M总线主设备或从设备运行。
■本应用说明演示了两个相同MC68307系统之间M总线通信的控制软件。一个配置有M-bus主设备,另一个配置有M-bus从设备。只需更改一小段初始化代码,即可使MC68307代码适用于其他配备M-bus的683xx设备。
使用MC683XX M-Bus软件实现处理器系统之间的通信 |
|
|
|
应用笔记,应用笔记或设计指南,Application note |
|
|
|
详见资料 |
|
|
|
|
|
|
|
中文 英文 中英文 日文 |
|
2004 |
|
|
|
|
|
AN496/D |
|
268 KB |
|
世强硬创平台www.sekorm.com | |
世强硬创平台电子商城www.sekorm.com/supply/ | |
世强硬创平台www.sekorm.com | |
世强硬创平台www.sekorm.com |
- |
- +1 赞 0
- 收藏
- 评论 0
本文内容由平台用户转载自NXP品牌,旨在分享知识与信息,如有内容侵权或者其他违规问题,请及时与我们联系,我们将在核实情况后尽快删除或提供适当的版权信息。对于用户通过本网站上传或发布的内容,世强硬创平台不承担任何版权责任。
相关推荐
恩智浦r-Car M3处理器PMIC解决方案
本应用笔记介绍了使用两颗PF82电源管理IC为R-Car M3x处理器设计电源解决方案的考虑因素。该方案包括所有系统电源轨的电源上/下顺序,以及实现系统满足ASIL B功能安全要求的特性。此外,还包括PMIC与MCU之间的具体连接、原理图和物料清单,这些内容有助于用户进行应用设计。PF82是一款集成了功能安全特性的高性能电源管理集成电路(PMIC),内置一次性可编程(OTP)内存,用于存储关键的启动配置,大大减少了设置输出电压和稳压器顺序时通常使用的外部组件。启动后,通过高速I2C调整稳压器参数,为不同系统状态提供灵活性。
NXP - 功能安全(FUSA)电源管理集成电路(PMIC),处理器,FUNCTIONAL SAFETY (FUSA) POWER MANAGEMENT INTEGRATED CIRCUIT (PMIC),PROCESSOR,PF82,R-CAR M3X,PF82-A,PF82-B,R-CAR M3-W
JTAG闪存编程器应用笔记
本文介绍了基于JTAG接口的Flash EPROM编程器,适用于IBM兼容PC。该编程器通过PC并行端口与目标系统Flash EPROM连接,利用JTAG接口进行编程。编程器支持8位、16位和32位宽度的内存配置,可编程Flash和SRAM。编程器使用输入文件定义JTAG扫描寄存器位、JTAG指令操作码和目标系统内存内容。编程器支持多种命令行选项,包括调试、比较、显示和编程模式。本文还讨论了编程器的下载时间、PC硬件要求、连接到目标系统的方法和软件描述。
NXP - 处理器,PROCESSOR,MPC8XX,MPC5XX FAMILY,MPC8XX FAMILY,MC68307,MC68306,MCF52XX,MC683XX FAMILY,MC683XX,MPC5XX
优化LX216xA处理器上25 GbE的串行接口均衡设置
本应用笔记针对LX216xA处理器上的25 GbE串行接口均衡设置进行优化。内容涵盖接收和发送均衡、IBIS-AMI模拟、链路优化、入站和出站优化等方面。重点介绍了如何配置SerDes均衡设置以实现25 GbE、50 GbE和100 GbE协议的最佳性能,并强调了发送均衡参数的调整。此外,还讨论了CAUI-4概述、C2C和C2M电气接口、FEC细节以及LX216xA中继模式和QorIQ配置和验证套件(QCVS)等。
NXP - PROCESSOR,处理器,LX216XA
MSC8102处理器硅勘误表,掩码1K94M
本资料详细列出了Freescale Semiconductor公司MSC8102处理器1K94M掩模的硅错误信息。错误被分类编号,每个错误都提供了描述和解决方案。涉及的问题包括预取故障、DSI协议违规、写立即操作、机器检查中断、非法执行集、总线错误中断、总线监控器问题、广播失败、ESD耐压等。资料提供了针对每个错误的修复计划和解决方案。
NXP - PROCESSOR,处理器,MSC8102
MC56F834x/833x处理器补充数据表
NXP - PROCESSOR,处理器,MC56F8347VVF,MC56F8335VFGE,MP56F8345VFGE,MC56F834X,MC56F833X,MC56F8347MPYE,MC56F8335MFGE,MC56F8346MFVE,MC56F8346VFVE,MC56F8347VPYE,MC56F8345MFGE
处理器专家用户指南
Processor Expert用户指南介绍了Freescale半导体公司开发的Processor Expert工具,该工具用于快速开发嵌入式应用。指南涵盖了Processor Expert的概述、特性、用户界面、应用设计、教程等内容。主要内容包括: 1. Processor Expert概述,包括其功能、概念和术语定义。 2. 用户界面介绍,包括主菜单、组件视图、组件库视图、组件检查器视图等。 3. 应用设计,包括创建应用、配置组件、中断和事件、配置、设计时检查、定时设置等。 4. Processor Expert教程,包括Kinetis微控制器教程项目。 5. Processor Expert术语和定义,如组件、组件检查器、总线时钟、处理器组件、组件驱动程序等。
NXP - MC56F82XXX,MKE06Z64,SKEAZ128,MC56F8200,MKE04Z128,KINETIS W,PK60N512,MK24,MKE04Z64,KL25,COLDFIRE+,MKE06Z128,K6X,MK60X256VMD100,TWR-K60N512,SKEAZ64,56800/E,KINETIS K,MK64,KINETIS V,K60D,MK63
采用ARM®Cortex®-A7内核的I.MX-6ULZ超低成本Linux®处理器框图
i.MX 6ULZ处理器是一款高性能、超低成本消费级Linux处理器,采用单核Arm Cortex-A7核心,最高运行频率900 MHz。该处理器集成完整音频套件和电源管理模块,支持多种内存接口和外围设备连接。i.MX 6处理器系列是NXP EdgeVerse平台的一部分,适用于边缘计算领域。
NXP - ULTRA LOW COST LINUX® PROCESSOR,超低成本LINUX®处理器,HIGH-PERFORMANCE, ULTRA COST-EFFICIENT CONSUMER LINUX PROCESSOR,APPLICATIONS PROCESSORS,处理器,应用程序处理器,高性能、超经济高效的消费级LINUX处理器,PROCESSOR,I.MX 6ULZ,I.MX-6ULZ,I.MX 6
MC92500 ATM信元处理器勘误表
本资料描述了Freescale Semiconductor的MC92500 ATM Cell Processor的纠错信息。资料中详细列出了两个纠错问题,包括问题描述、影响和解决方案。第一个问题涉及TDO I/O驱动不正确,影响边界扫描功能,解决方案是将MC92500作为JTAG链的最后一个设备。第二个问题涉及锁存并行输出状态不保持,同样影响边界扫描功能,解决方案是在完成JTAG HIGHZ指令后重新加载锁存并行输出。
NXP - ATM CELL PROCESSOR,ATM信元处理器,MC92500
MPC7447主机处理器
MPC7447是一款高性能、低功耗的32位RISC架构处理器,采用128位AltiVec™技术。该处理器在1GHz频率下功耗低于10W,最高可达1.3GHz。它支持全对称多处理(SMP),适用于网络基础设施、电信设备和嵌入式系统。MPC7447采用0.13微米HiPerMOS SOI工艺制造,提供512KB L2缓存,与MPC7445兼容,适用于空间受限的应用。
NXP - 主处理机,HOST PROCESSOR,MPC7445,MPC7447
增强型时间处理器单元eTPU
NXP® eTPU是一款可编程的I/O控制器,拥有独立的内核和内存系统,能够独立于CPU执行复杂的时序和I/O管理。eTPU本质上是一个专为时序控制、I/O处理、串行通信、电机和引擎控制应用设计的独立MCU。增强功能包括更强大的处理器,能够高效处理高级C代码,提供更多功能和性能提升。NXP提供的eTPU函数库是标准TPU库函数的超集,结合可用的C编译器,便于将旧应用迁移到eTPU。
NXP - ENHANCED TIME PROCESSOR UNIT,增强型时间处理器单元
DSP56364 24-Bit Audio Digital Signal Processor
DSP56364是一款24位音频数字信号处理器,适用于需要声场处理、声学均衡和其他数字音频算法的数字音频应用。它采用高性能的单时钟周期DSP56300核心家族的可编程CMOS数字信号处理器(DSP),并结合了Freescale Symphony™ DSP家族的音频信号处理能力。该设计在保持代码兼容性的同时,性能比Freescale流行的Symphony系列DSP提高了两倍。主要架构增强包括桶形移位器、24位寻址、指令缓存和直接内存访问(DMA)。DSP56364使用内部100 MHz时钟在3.3 V下提供每秒1亿条指令(MIPS)。
NXP - 24-BIT AUDIO DIGITAL SIGNAL PROCESSOR,24位音频数字信号处理器,DSP56364,DIGITAL AUDIO APPLICATIONS REQUIRING SOUND FIELD PROCESSING, ACOUSTIC EQUALIZATION, AND OTHER DIGITAL AUDIO ALGORITHMS,需要声场处理、声学均衡和其他数字音频算法的数字音频应用
QCVS处理器专家用户指南
本指南介绍了NXP Semiconductors的QCVS Processor Expert工具,用于嵌入式应用开发。内容包括工具概述、功能、优势、概念和使用方法。指南详细阐述了用户界面、组件库、组件检查器、处理器视图等,并指导用户如何创建项目、配置组件、生成代码和调试。此外,还介绍了组件继承、共享、代码生成和项目文件等高级功能。
NXP
LayerScape®1012A低功耗处理器
LS1012A是一款低功耗处理器,专为电池供电或USB供电的受限空间网络和物联网应用优化。该处理器集成单个Arm Cortex-A53核心,最高运行频率为1GHz,并配备硬件数据包转发引擎和高速接口,以实现超小尺寸封装下的线速网络性能,典型功耗为1W。LS1012A采用与高级LS系列设备相同的信任架构和软件兼容性,支持可扩展、安全的应用,并利用共同的64位软件平台。该处理器是NXP EdgeVerse平台边缘计算解决方案的一部分。
NXP - LOW POWER PROCESSOR,处理器,低功率处理器,PROCESSOR,LS1012A
Layerscape®1024A双核处理器
LS1024A是一款基于Arm Cortex-A9 CPU核心的多核通信处理器,适用于宽带家庭路由器、VoIP网关、物联网网关和低端网络附加存储设备。该处理器提供可扩展性、卓越的包处理能力、大幅提高的VPN和SSL吞吐量以及优化的服务质量硬件特性。LS1024A采用单核或双核设计,功耗极低(典型值小于3W,工作频率900MHz),同时具备高吞吐量的IPSec和SSL CPU卸载功能,以及内置强大的深度包检测引擎和GZIP解压缩能力。此外,LS1024A还包含SATA-2接口和集成RAID控制器,适用于网络附加存储应用。该处理器支持OpenWRT Linux SDK,并作为NXP EdgeVerse平台的一部分。
NXP - DUAL-CORE PROCESSOR,双核处理器,LS1024A,BROADBAND HOME ROUTERS,IOT (INTERNET OF THINGS) GATEWAYS,低端网络附加存储,物联网网关,宽带家用路由器,VOIP网关,VOIP GATEWAYS,LOW-END NETWORK ATTACHED STORAGE
电子商城
品牌:MELEXIS
品类:Triaxis Position Processor
价格:¥30.6498
现货: 160
现货市场
登录 | 立即注册
提交评论