MPRESSION Solutions by Macnica Reference Manual SFP+ x4 FMC Card
Macnica压力解决方案参考手册SFP+x4 FMC卡 |
|
|
|
|
|
用户指南,Reference Manual,参考手册 |
|
|
|
详见资料 |
|
|
|
|
|
|
|
中文 英文 中英文 日文 |
|
2017/10/23 |
|
|
|
Revision B |
|
SFP+ x4 FMC Card |
|
1.3 MB |
|
世强硬创平台www.sekorm.com | |
世强硬创平台电子商城www.sekorm.com/supply/ | |
世强硬创平台www.sekorm.com | |
世强硬创平台www.sekorm.com |
- |
- +1 赞 0
- 收藏
- 评论 0
本文内容由平台用户转载自Altera品牌,旨在分享知识与信息,如有内容侵权或者其他违规问题,请及时与我们联系,我们将在核实情况后尽快删除或提供适当的版权信息。对于用户通过本网站上传或发布的内容,世强硬创平台不承担任何版权责任。
相关推荐
Altera GPIO Megafunction用户指南
本资料为Altera GPIO megafunction用户指南,主要介绍了Altera GPIO megafunction的功能、配置和使用方法。该功能支持通用I/O(GPIO)组件,包括双数据率输入/输出(DDIO)、延迟链和I/O缓冲器等。指南详细说明了GPIO megafunction的各个组件及其配置方法,并提供了IP迁移流程和资源利用率及性能分析等内容。
ALTERA
Altera GPIO IP Core用户指南
本指南详细介绍了Altera GPIO IP核,支持通用I/O(GPIO)功能,适用于非收发器、内存接口或LVDS的通用应用。该IP核仅适用于Arria® 10器件。指南涵盖了GPIO IP核的配置、数据路径、接口信号、参数设置和时序分析等方面,旨在帮助用户理解和应用该IP核。
ALTERA
Altera SoC嵌入式设计套件用户指南
本指南介绍了Altera SoC嵌入式设计套件(SoC EDS),这是一个用于Altera SoC设备嵌入式软件开发的综合工具套件。SoC EDS包含开发工具、实用程序、运行时软件和应用示例,可支持固件和应用软件在Altera SoC硬件平台上的开发。指南涵盖了安装、配置和使用SoC EDS的各种工具,包括ARM DS-5 Altera Edition、编译器工具链、预加载生成器、HPS闪存编程器和裸机编译器等。此外,还提供了针对不同用户角色(如硬件工程师、裸机开发者、RTOS开发者等)的工具使用建议。
ALTERA
Altera SoC FPGA自适应调试
本文介绍了Altera SoC FPGA的Adaptive Debug架构,强调了其在软件开发和调试工具方面的创新。文章指出,SoC FPGA的集成设计需要相应的软件支持,特别是调试工具。Altera与ARM合作开发的ARM DS-5™ Altera Edition Toolkit提供了FPGA-adaptive debug功能,支持全芯片调试、跨触发和系统级监控,同时支持多核调试。文章还讨论了多核调试的挑战和解决方案,以及如何利用ARM CoreSight™ System Trace Module进行系统级事件跟踪。
ALTERA
Altera公司业务连续性计划
Altera公司自2000年起实施了一套全面的企业业务连续性计划(BCP),由高级管理层领导的BCP指导委员会负责维护和改进。该计划包括现场紧急响应、现场和公司级危机管理以及所有关键业务功能的全面业务恢复。计划覆盖了可能发生的可信场景,如圣何塞校园可能因海沃德断层发生重大地震而关闭30天。BCP旨在提供应对不同严重程度的灾难的文档政策和程序,确保员工安全后,计划的重点转向满足客户需求。计划包括现场紧急响应计划、现场和公司级危机管理团队、信息系统灾难恢复、业务功能恢复策略和行动计划,以及远程执行和库存策略。此外,还定期进行计划演练和测试,以确保其有效性。
ALTERA
Altera Nios II发行说明
本资料涵盖了Altera Nios II嵌入式设计套件(EDS)软件和Nios II处理器IP核的版本15.1至16.0的发布说明。内容包括FPH2 IP的增强,支持自定义指令组的包含或排除,以及GCC编译器的升级。此外,还介绍了新IP核的添加、HAL驱动程序的增强和错误修复。
ALTERA
Altera事件驱动数据路径处理设计手册
本手册介绍了Altera事件驱动的数据路径处理技术,适用于处理大量数据,如互联网流量和流媒体视频。该技术采用事件驱动数据处理方法,结合硬件和软件可编程构建块,即处理元素(PE),以实现高效并行处理。手册详细阐述了设计流程概念、消息格式、消息互连、处理元素以及事件驱动方法的应用,旨在帮助开发者构建高效、灵活的数据路径处理解决方案。
ALTERA
MorphIO:Altera设备的I/O重构解决方案
MorphIO软件是Altera公司开发的一款用于Altera器件I/O重构功能的工具。该软件基于Tcl编写,可作为Quartus II软件的扩展。MorphIO支持所有支持CONFIG_IO指令的Altera器件。它允许在用户模式下实时更改I/O标准,包括电压参考标准、单端到差分、LVTTL、LVCMOS、TTL和CMOS驱动强度。软件使用Quartus II生成的SRAM对象文件作为输入,支持SVF、Jam和RAW输出格式,便于设计人员在不同设计阶段进行I/O重构。
ALTERA - ALTERA
Altera可编程逻辑:推动创新
Altera programmable logic devices (PLDs) 在汽车电子领域具有高性能、低成本和灵活性,满足汽车行业设计师对下一代设计的需求。PLDs 可作为简单逻辑或与其他组件接口的桥梁,实现ASSPs、微处理器和总线系统之间的通信。Altera PLDs 在汽车内部和外部诊断系统中推动创新。资料中介绍了Altera在Convergence 2002展位上的活动,包括赢取Excalibur™ Development Kit、了解产品如何缩短上市时间、设计PLDs的概述、MAX®设备设计在汽车应用中的信息、Nios®软核处理器的设计灵活性以及Excalibur PLDs如何集成高性能ARM®硬核处理器。
ALTERA
Altera装置的操作要求
本资料详细介绍了Altera器件的运行要求,包括操作条件、引脚电压水平、输出负载、电源管理、器件编程/擦除等方面。资料旨在帮助系统设计人员确保Altera器件在系统中的最高性能和可靠性。
ALTERA - ALTERA DEVICES,ALTERA设备
Altera无线射频框架产品介绍
本资料介绍了Altera无线射频框架的功能、关键组件和系统要求。该框架支持无线射频卡应用的开发,允许将第三方混合信号射频开发板与Altera FPGA开发板集成。MathWorks MATLAB工具作为主机开发和分析环境。框架支持数字预失真(DPD)解决方案的开发,并提供了一个便捷的实时DPD解决方案评估途径。
ALTERA - ALTERA无线射频框架,ALTERA WIRELESS RF FRAMEWORK
Altera SDK for OpenCL 15.1版发行说明
Altera SDK for OpenCL 15.1版本发布说明提供了关于Altera SDK for OpenCL和Altera Runtime Environment for OpenCL版本15.1的最新信息。新功能和增强包括对Windows 7和8.1的支持、双精度浮点数支持、新的AOC命令选项、ICD扩展支持、自定义平台支持、子缓冲区支持、管道实现、线程安全的主机运行时环境、图像数组支持和共享虚拟内存支持。此外,还包括软件行为的变化、已知问题和解决方案以及文档修订历史。
ALTERA
Altera编程硬件
ALTERA - ALTERA编程硬件,ALTERA PROGRAMMINGHARDWARE,EPC1441,EPM7512AE,EP1810,EPM7032,EPM7064AE,EPC1,EPC2,EP900,EPC1064V,EPM7256AE,EPC1213,EPM9560A,EPM7032B,EPM7064B,EPM9560,EPM7064,EPM9320,EPM9400,EPM3128A,EPM7032AE,EPM7032V,EP610,EPM9480,EPM7064S,EPM7032S,EPM9400A,EPM7128E,EPM7128B,EPM9480A,EPM7160E,EPM7512B,EPC1064,EPM7096,EPM3256A,EPM7192E,EPM7128S,EPM7192S,EP600,EPM7160S,EPM7256E,EPM7256B,EPM9320A,EPM3064A,EPC16,EPM3032A,EPM7128AE,EPM7256S,EPM7128A,EP910
ug-altera\gpio altera gpio Megafunction用户指南
本资料介绍了Altera GPIO megafunction IP核心,支持通用I/O(GPIO)组件和功能。该核心具备双数据率输入/输出(DDIO)、延迟链和I/O缓冲器等组件,适用于通用应用。资料还涵盖了IP迁移流程、资源利用和性能分析、参数设置、接口信号、数据位序、时钟接口信号、终止接口信号、复位接口信号、共享信号、数据接口信号和时钟接口信号等详细信息。
ALTERA
Altera双配置IP核心发行说明
本资料为Altera Dual Configuration IP Core的发布说明,包括两个版本:Dual Configuration Intel FPGA IP v18.0和Altera Dual Configuration v14.0 Update 2。v18.0版本将Altera Dual Configuration IP更名为Dual Configuration Intel FPGA IP,v14.0 Update 2为初始发布版本。资料还提供了相关用户指南和知识库链接。
ALTERA
电子商城
现货市场
登录 | 立即注册
提交评论