平台合作
相关推荐
访问时钟芯片Si5345时如何确定I2C地址?
时钟芯片Si5345的I2C地址为7位,前面5位固定为11010,通过硬件上拉下拉来确定低两位的地址,按照系统上的I2C地址要求,对地址低两位进行上下拉,可以给时钟芯片Si5345在系统中一个确定的地址进行访问。
时钟芯片Si5345内部的NVM(non-volatile memory)可以进行多次编程吗?
时钟芯片Si5345内部的NVM(non-volatile memory)是OTP的存储器,只能进行2次编程。超过2次的编程操作是无效的(即不改变之前的数据),也不会对时钟芯片Si5345造成损坏。
需要对时钟芯片Si5345的NVM进行预制频点烧录,请问烧录步骤是什么?
可以按照以下步骤进行烧录:1、将需要配置的频点寄存器通过IIC接口进行配置;2、对部分寄存器进行写入读出验证,确定写入正常;3、向NVM_WRITE寄存器写入0Xc7;4、轮询DEVICE_READY寄存器直到读出值是0xF;5、向NVM_READ_BANK寄存器的bit0写“1”;6、再次轮询DEVICE_READY寄存器直到读出值是0xF,完成NVM存储器预制频点烧录。
时钟芯片Si5345的布线有什么注意事项?
建议将时钟芯片Si5345没有使用的输入管脚通过电容接地,将没有使用的通道的buffer关断,以消除空间及电路耦合等因素对时钟系统的影响。
如何处理时钟芯片Si5345的pin7?
Si5345的pin7是外接晶振输入管脚。具体处理方法请参考Si5345应用手册12.1.2 Si5345 Crystal Guidelines 。 Si5345, Si5344, Si5342 Rev. D Family Reference Manual
一款适合IEEE 1588V2的专用时钟芯片
Silicon Labs日前推出了专门实现IEEE 1588协议的超低抖动时钟芯片SI5348,这款芯片可以满足IEEE 1588 V2组网对系统时钟极其苛刻的指标要求,完美实现IEEE 1588 V2协议。
【产品】更适合IEEE 1588设计的超低抖动时钟芯片SI5388/SI5389
Silicon Labs在充分调研了各大设备商的IEEE 1588产品设备后,实时发布了另外一款支持最新IEEE 1588协议的时钟芯片SI5388/SI5389,并且在全球主流的通信设备厂家配合Xilinx、Intel等平台进行了完整的同步测试。
【经验】如何优化时钟芯片Si5395P以保证高精度时钟输出?
为了进一步降低56G/112G PAM4 高速SerDes接口在各种数据通信设备中应用时的抖动需求,以实现更高速率、更大带宽的高速以太网和光传输设计,Silicon Labs公司推出了性能更佳的Si5395P时钟芯片。Si5395P对各个输出做了详细的优化,以更好地降低额外的抖动,本文就将详细说明如何规划各个输出时钟频点以保证高精度时钟输出。
【经验】高性能抖动衰减器时钟芯片Si5326的频率配置问题解析及替代方案推荐
Si5326是Silicon Labs推出的基于第三代DSPLL专利技术的高性能抖动衰减器时钟芯片,最近有工程师在做设计时要求Si5326输入为25MHz时钟,2路输出分别是25.8MHz和27.5MHz的3.3V时钟信号,使用DSPLLsim配置时,发现无论该2路时钟位置如何调换,无论如何调整分频比,输出频点都不能同时实现整个两个频点的输出。本文就将解答这一问题并给出替代方案。
抖动衰减时钟芯片Si5381内部有4个独立DSPLL,其中DSPLLB的结构不同于其它的三个DSPLL,请简述各个DSPLL的具体作用?
Si5381内部自带4个独立的DSPLL,其中专门为实现无线基站设备时钟配置的锁相环是DSPLLB,DSPLLB的输出范围最高可达1.47456 GHz,环路带宽范围是10 Hz ~ 100 Hz,支持高速接口JESD204B的DCLK 和 SYSREF时钟处理。其它DSPLLA/C/D可以作为普通时钟发生器DSPLL使用,其输出范围和带宽范围相对DSPLLB要窄,可以作为普通本地总线、交换芯片等设备的参考钟使用。
【经验】使用Si5346数字环路时钟芯片实现DCO功能调整时由于碰到的LOL失锁问题案例
Silicon Labs SI534X系列高性能数字环路时钟芯片在大部分通信设备中都有应用,本文是一家拟使用Si5346实现DCO功能调整时碰到的LOL失锁问题,经过沟通排查问题,已经解决,这个问题虽然是个设置小问题,但是很容易被忽视。
【应用】10路差分输出!DSP时钟电路中少不了这款时钟发生器
SI5341最大能支持10路差分输出,低抖动,完全满足DSP所需的时钟性能需求。
【技术大神】论时钟电路设计中时钟芯片的重要性
在时钟选型和设计中除了要特别注意时钟的参数、性能、可靠性,同时还需要注意时钟的原理设计、EMI设计以及PCB走线,只有这样才能设计出一款好的产品。
【选型】无线消抖时钟芯片Si5380A-D-GM的参考晶振选型推荐:SG-210STF
Si5380A-D-GM是Silicon Labs公司推出的高性能无线消抖时钟芯片,具有时钟发生器和抖动衰减器的双重功能,广泛用于无线基站、无线回传等无线通信设备中。推荐SI5380A-D-GM选择一颗54MHz的XO作为其参考时钟,选择ESPON的晶振SG-210STF作为SI5380A-D-GM的参考时钟,可以有效提高输出时钟整体性能指标。
【应用】无线基站专用时钟芯片,可输出最高至712.5MHz任意频率时钟信号
Silicon Labs Si5386时钟芯片均实现XTAL内置,在节省客户PCB空间的同时,有效的消除分离器件带来的噪声影响。
电子商城
现货市场
服务

提供CE测试服务,通过晶体回路匹配分析,给出测试报告。支持EPSON所有MHz无源晶体、32.768KHz晶体。支持到场/视频直播测试,资深专家全程指导。
实验室地址: 深圳/上海 提交需求>

测试范围:扬兴晶振全系列晶体,通过对晶体回路匹配分析,调整频率、驱动功率和起振能力,解决频偏、不起振、干扰、频率错误等问题。技术专家免费分析,测完如有问题,会进一步晶振烧录/修改电路。
实验室地址: 深圳 提交需求>