平台合作
相关推荐
去抖时钟芯片Si5326抖动转移指的是什么?
抖动转移是指在特定的抖动频率下,输出信号抖动与输入信号抖动的比值。抖动转移特性用来定义输入信号传递给输出信号抖动的总和。DSPLL技术用于任意频率精准时钟设备,可以提供严格控制的抖动传输曲线。因为PLL增益参数主要由数字电路决定,不依赖于电压值,处理方式以及温度等参数。在系统应用中,一个优质的抖动控制传输曲线可以使板间传输的信号抖动变化最小,并且为系统级提供更为抑制的抖动特性。抖动转移特性是闭环带宽的设置功能。越窄的带宽会有更好的输入时钟抖动衰减,但是可能会导致更高的抖动产生。
去抖时钟芯片Si5326的参考抖动是指什么?
去抖时钟参考输入上的抖动,在 100Hz-30KHz频带内,与输出抖动有着一一对应的传输函数。如果 XA/XB引脚连接一个晶体振荡器,且晶振合适,参考将有适当的低抖动。如果 XA/XB 引脚连接至外部参考振荡器,外部参考振荡器的抖动也可能对输出抖动有所影响。
去抖时钟芯片Si5326的抖动发生器是指什么?
抖动发生器是指设备输入无抖动抑制的时钟信号在输出端产生的所有抖动的总和。设备的抖动的产生源为VCO及其他PLL器件。抖动发生器是PLL带宽设置的一项功能。更高的闭环带宽设置会产生更低的抖动,但是可能引起输入时钟信号抖动抑制功能的降低。
去抖时钟芯片Si5326是否支持PLL旁路模式?
去抖时钟芯片Si5326支持PLL旁路模式,该模式下选定的输入时钟直接送入到输出缓冲区,绕过DSPLL。PLL旁路模式下,输入和输出时钟有着同样地频率。
去抖时钟芯片Si5326管脚RATE0和RATE1的作用是什么?
去抖时钟芯片Si5326管脚RATE0和RATE1可以根据其输入电平L\M\H来选择XA/XB参考源的类型和频率。
【产品】抖动率低至0.3ps的去抖时钟芯片Si5326在光模块中的应用
去抖是光模块接收中极其重要的设计之一。Silicon labs的去抖时钟芯片Si5326采用DSPLL专利技术,输出频率抖动最小可以达到0.3ps,因此常被用于光模块接收器当中用来做去抖设计。
【产品】奥拉AU561x去抖时钟芯片:提供开创性的精度和同步性能,是5G通信优选时钟解决方案
奥拉半导体凭借其第三代去抖时钟芯片产品系列站在了时钟芯片业界的前列。既实现高端去抖时钟芯片的国产化,也实现了65fs rms抖动性能,同时还具有全面的数字锁相环功能,专为满足112Gbps PAM4 Serdes和5G无线单元而设计。
【经验】去抖时钟芯片SI5347的软复位寄存器应用注意事项
SI5347是Silicon Labs公司的去抖时钟芯片,SI5347裸片上电时需要初始化,在使用中也经常进行时钟的实时调整,因此会使用到软复位以使配置生效。不过有些场合功能寄存器修改是不需要进行软复位就生效的,本文就主要分析这两种情况。
一款适合IEEE 1588V2的专用时钟芯片
Silicon Labs日前推出了专门实现IEEE 1588协议的超低抖动时钟芯片SI5348,这款芯片可以满足IEEE 1588 V2组网对系统时钟极其苛刻的指标要求,完美实现IEEE 1588 V2协议。
【经验】无线去抖时钟芯片Si5386相邻输出信号串扰问题解决方法
Si5386是Silicon Labs公司推出的无线去抖时钟芯片,被广泛应用于电信传输网、基站、数据中心等。在实际应用中,通过Clock Builder Pro软件对SI5386输出时钟配置时,如果相邻输出之间带宽小于20MHz,会有警告提示存在输出串扰问题。本文详细介绍这个问题的解决方案。
【经验】去抖时钟芯片Si5347输入幅度引起的失锁问题解决
Si5347是Silicon Labs公司推出的一款去抖时钟芯片,可以用于各种相噪性能较差时钟的消抖,也可以作为时钟源(时钟发生器)。笔者最近就碰到一则Si5347常规设计时因输入幅度产生的失锁问题,本文将针对该问题进行具体分析并给出解决方案。
一个使用无线专用去抖时钟芯片Si5386配置JESD204B接口时钟延时的应用案例
Silicon Labs公司的无线专用去抖时钟芯片Si5386集成DSPLL核心技术的JESD204B去抖时钟芯片,广泛用于无线基站设备中,用来消除由于离散的VCXO和环路滤波器组件带来的额外噪声。本案例就是一个实现4对延时调节功能JESD204B的DCLK/SYSREF配置的例子。
【技术大神】论时钟电路设计中时钟芯片的重要性
在时钟选型和设计中除了要特别注意时钟的参数、性能、可靠性,同时还需要注意时钟的原理设计、EMI设计以及PCB走线,只有这样才能设计出一款好的产品。
需要使用SI5350C-B-GT的时钟芯片输出196kHz、12.88MHz和14.576MHz时钟,是否有更小封装的Silicon Labs时钟芯片可以满足要求?
SI5350C-B-GT的封装相对较大,从使用的三个频点来看,可能用于智能音箱,如果需要节省PCB面积,可以选择使用SI51218小封装时钟芯片来设计,采用TDFN封装,尺寸只有1.4mm*1.6mm。
【应用】无线基站专用时钟芯片,可输出最高至712.5MHz任意频率时钟信号
Silicon Labs Si5386时钟芯片均实现XTAL内置,在节省客户PCB空间的同时,有效的消除分离器件带来的噪声影响。
电子商城
现货市场
服务

提供CE测试服务,通过晶体回路匹配分析,给出测试报告。支持EPSON所有MHz无源晶体、32.768KHz晶体。支持到场/视频直播测试,资深专家全程指导。
实验室地址: 深圳/上海 提交需求>

测试范围:扬兴晶振全系列晶体,通过对晶体回路匹配分析,调整频率、驱动功率和起振能力,解决频偏、不起振、干扰、频率错误等问题。技术专家免费分析,测完如有问题,会进一步晶振烧录/修改电路。
实验室地址: 深圳 提交需求>