1个回答
-
- 用户88666644_世强 (0)
时钟芯片Si5342H支持两路最高达2.7GHz的时钟输出,在输出两路高频率时钟时,OUT1和OUT0需要满足下列关系:1、如果OUT0=1.987018072GHz,那么OUT1的可能数值=OUT0、=OUT0 x 7/5、x 7/6、x 7/8、x 7/9、x 7/10;2、 如果OUT0=1.530003916GHz,那么OUT1的可能数值=OUT0、=OUT0 x 9/5、x 9/6、x 9/7、x 9/8、x 9/10;所以单芯片不支持1.987018072GHz和1.530003916GHz两路固定频率时钟同时输出,如果要满足两路同时输出,需要使用两片Si5342H芯片进行设计。
- 创建于2016-04-28
- |
- +1 赞 0
- 收藏
平台合作
相关推荐
相干光模块专用时钟芯片SI5342H是否支持2路1.56GHz的频率输出?其RMS jitter指标是多少?
SI5342H最高可以实现高达2.75GHz的频率输出,选择高频模式可以实现两路1.56GHz输出,其RMS jitter在1MHz~40MHz积分带宽范围时可 以达到小于50fs的性能指标。
光模块专用时钟芯片Si5342H主要给DSP芯片和收发器提供时钟,Si5342H怎样选择XA/XB端参考时钟以获得比较好的输出信号相噪?
时钟芯片Si5342H的XA/XB参考时钟端主要采取下述三种方法获取较好的输出信号相噪:1、尽量选择外部晶体而不是晶振作为参考源,晶体与内部OSC组成振荡电路生成参考时钟;2、尽量选择较高频点的参考晶体/晶振;3、尽量选择具有较高Q值的参考晶体/晶振。
请问光模块专用时钟发生器SI5342H在输出两路1.56GHz高频时钟时,其功耗大概是多少?
SI5342H可以输出两路1.56GHz高频时钟,其功耗可以通过CBPro软件进行评估,在以3.3V输出时,其功耗大概是780mW左右,如果选择2.5V输出,其 功耗大概在750mW左右。
相干光模块专用时钟发生器SI5342H的定制型号是否支持再次将新频率计划烧写到NVM中?
SI5342H内部有NVM用于存储默认频率计划文件,NVM支持烧写2次。对于原厂定制的SI5342H型号,已经将默认频率计划烧写到NVM中,客户还可以再烧写一次 频率计划到NVM中。
去抖时钟芯片Si5342支持2路同相时钟输出吗?
去抖时钟芯片Si5342支持2路时钟同相位输出。可以用ClockBuilder Pro软件生成同相输出的频点配置文件。生成方法:在ClockBuilder Pro软件的Output Driver Configuration设置页面选择LVCOMS(in-phase)选项即可。
【产品】抖动率低至0.3ps的去抖时钟芯片Si5326在光模块中的应用
去抖是光模块接收中极其重要的设计之一。Silicon labs的去抖时钟芯片Si5326采用DSPLL专利技术,输出频率抖动最小可以达到0.3ps,因此常被用于光模块接收器当中用来做去抖设计。
一款适合IEEE 1588V2的专用时钟芯片
Silicon Labs日前推出了专门实现IEEE 1588协议的超低抖动时钟芯片SI5348,这款芯片可以满足IEEE 1588 V2组网对系统时钟极其苛刻的指标要求,完美实现IEEE 1588 V2协议。
【应用】相干光模时钟芯片SI5342H用于200G相干模块,采用DSPLL技术满足高速需求
对于采用双DSP方案实现的200G相干光模块,推荐使用Silicon Labs的专用相干光模时钟芯片SI5342H,支持最高2.75GHz频率输出的时钟信号,采用核心的DSPLL技术,最高支持2路高频率时钟输出,自带2个时钟域(2个小数分频器),可以方便2个高速时钟的输出。
【经验】Silicon Labs时钟芯片Si5332更改时钟输出频率的方法
Silicon Labs推出的Si5332任意频率的时钟发生器提供最高级别的集成,实现在 10/25/100G 数据中心、通信和工业应用程序中的完整时钟树整合。该芯片输出频率范围为5~ 333.33 MHz,具有 175fs 典型值的抖动性能,根据封装不同有 6路、8路、12路-时钟输出。它既可以工厂预先编程,也可以通过I2C接口,进行系统内编程。
【经验】使用时钟芯片SI5395P-A-GM配置频点的几点注意事项
目前SI5395P-A-GM已经在主流通信企业批量出货,性能稳定,相对于SI5345甚至SI5395,SI5395P-A-GM拥有更佳的性能,但是实际应用时又有区别,其中重要的一点是它不能实现任意频点的可调输出,只能在特定范围部分频点选择,而且为了满足56G PAM4 SERDES高精度时钟需求,输出配置需要特别安排。本文主要介绍使用时钟芯片SI5395P-A-GM配置频点的几点注意事项。
【应用】时钟芯片SI511用于PAM4结构的高速光模块,格式、电压可定制,尺寸仅3.2*2.5mm
在高速光模块中,一般需要一个时钟芯片给DSP提供参考时钟,要求该时钟芯片格式、电压多样,体积小。Silicon Labs的时钟芯片SI511,具备输出格式、电压可定制、体积小等特点,可以用在100G、200G、400G等PAM4结构的高速光模块中。
【经验】与FPGA配合的时钟芯片Si5386怎么会失锁呢?
在小基站的AU端设备中,Silicon Labs公司的时钟芯片Si5386替换AD9528。通电正常工作,但是过了一段时间后,发现时钟失锁,然后再正常工作。这是怎么回事呢,难道Si5386有问题?对比AD9528和Si5386的触发逻辑发现,AD9528是高电平有效,而Si5386是低有效。在与Fpga的配合中要注意两者的区别,如果是用si5386替换ad9528,一定要注意更改FPGA的相关程序
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
【经验】如何优化时钟芯片Si5395P以保证高精度时钟输出?
为了进一步降低56G/112G PAM4 高速SerDes接口在各种数据通信设备中应用时的抖动需求,以实现更高速率、更大带宽的高速以太网和光传输设计,Silicon Labs公司推出了性能更佳的Si5395P时钟芯片。Si5395P对各个输出做了详细的优化,以更好地降低额外的抖动,本文就将详细说明如何规划各个输出时钟频点以保证高精度时钟输出。
【技术大神】论时钟电路设计中时钟芯片的重要性
在时钟选型和设计中除了要特别注意时钟的参数、性能、可靠性,同时还需要注意时钟的原理设计、EMI设计以及PCB走线,只有这样才能设计出一款好的产品。
电子商城
品牌:EPSON
品类:REAL TIME CLOCK MODULE (I²C-Bus)
价格:¥3.9139
现货: 16,108
品牌:EPSON
品类:REAL TIME CLOCK MODULE (I²C-Bus)
价格:¥4.8920
现货: 14,886
现货市场
服务

可根据用户的wifi模块,使用无线连接测试仪MT8862A,测试IEEE802.11a/b/g/n/ac (2.4Ghz和5Ghz)设备的TX、RX射频特征,输出测试报告。支持到场/视频直播测试,资深专家全程指导。
实验室地址: 深圳 提交需求>

世强深圳实验室提供Robei EDA软件免费使用服务,与VCS、NC-Verilog、Modelsim等EDA工具无缝衔接,将IC设计高度抽象化,并精简到三个基本元素:模块、引脚、连接线,自动生成代码。点击预约,支持到场/视频直播使用,资深专家全程指导。
实验室地址: 深圳 提交需求>