1个回答
-
- 用户88666644_世强 (0)
- 时钟芯片SI5335是一种多路时钟信号发生器,可以产生任意4路差分(或8路单端)独立、非整数时钟信号,支持10~350MHz的时钟输入,支持1~350MHz的时钟输出,支持差分、CMOS等多种电平输出格式,Si5335拥有极低的时钟抖动可以应用于broadcast video的多路同步时钟处理、普通以太网的时钟同步,可以配置成BUFFER模式。该问题涉及到源同步问题,由于Si5335的时钟源是输入的25MHz,因此输出时钟信号与输入时钟信号相位锁定,且输出时钟与输入时钟相位差可以调整,所以是同步的。
- 创建于2015-11-06
- |
- +1 赞 0
- 收藏
平台合作
相关推荐
请问时钟发生器芯片SI5335在选择晶体输入时是否只支持25MHz的无源晶体?是否可以换成其它频点晶体?
Silicon Labs的SI5335的速度等级A和B均支持无源晶体输入,支持输入的晶体频点有25MHz和27MHz,但是对于定制的SI5335,是不能随便更换无源晶体,否则会导致输出频 率混乱。
请问Silabs Labs高性能时钟芯片SI5335在进行频率计划定制时,其环路带宽是否可以任意设定?
Silabs Labs高性能时钟芯片SI5335在进行频率计划定制时,环路带宽通常只有两种值可选,分别是475kHz和1.6MHz带宽,并且只是在输入不是晶体时才能选择。
请问时钟发生器SI5335B能否外接参考时钟代替无源晶体作为芯片的输入时钟源?
SI5335B是SI5335时钟芯片四种内部型号中的一种,SI5335A和SI5335B只支持外部无源晶体输入,SI5335C和SI5335D只支持外部参考时钟 (单端或差分)输入,如果选择外部参考钟,需要重新定制型号。
Silicon Labs 时钟芯片si5335D将FS0和FS1配置成0/1模式,应有四路156.25M时钟输出,实际只有一路输出是正常的原因?
silicon labs 时钟芯片si5335D 默认FS1/0为0时默认4路156.25MHz时钟信号,请将FS1/0分别改成01和10再测试;
请问Silicon Labs高性能时钟芯片SI5332是否可以用于25G SERDES接口的参考时钟?
Silicon Labs高性能时钟芯片SI5332是可以作为25G SERDES接口的参考时钟,其RMS jitter的指标值是0.23ps,优于0.3 ps的标准。
一款适合IEEE 1588V2的专用时钟芯片
Silicon Labs日前推出了专门实现IEEE 1588协议的超低抖动时钟芯片SI5348,这款芯片可以满足IEEE 1588 V2组网对系统时钟极其苛刻的指标要求,完美实现IEEE 1588 V2协议。
【产品】更适合IEEE 1588设计的超低抖动时钟芯片SI5388/SI5389
Silicon Labs在充分调研了各大设备商的IEEE 1588产品设备后,实时发布了另外一款支持最新IEEE 1588协议的时钟芯片SI5388/SI5389,并且在全球主流的通信设备厂家配合Xilinx、Intel等平台进行了完整的同步测试。
【经验】如何优化时钟芯片Si5395P以保证高精度时钟输出?
为了进一步降低56G/112G PAM4 高速SerDes接口在各种数据通信设备中应用时的抖动需求,以实现更高速率、更大带宽的高速以太网和光传输设计,Silicon Labs公司推出了性能更佳的Si5395P时钟芯片。Si5395P对各个输出做了详细的优化,以更好地降低额外的抖动,本文就将详细说明如何规划各个输出时钟频点以保证高精度时钟输出。
【经验】高性能抖动衰减器时钟芯片Si5326的频率配置问题解析及替代方案推荐
Si5326是Silicon Labs推出的基于第三代DSPLL专利技术的高性能抖动衰减器时钟芯片,最近有工程师在做设计时要求Si5326输入为25MHz时钟,2路输出分别是25.8MHz和27.5MHz的3.3V时钟信号,使用DSPLLsim配置时,发现无论该2路时钟位置如何调换,无论如何调整分频比,输出频点都不能同时实现整个两个频点的输出。本文就将解答这一问题并给出替代方案。
抖动衰减时钟芯片Si5381内部有4个独立DSPLL,其中DSPLLB的结构不同于其它的三个DSPLL,请简述各个DSPLL的具体作用?
Si5381内部自带4个独立的DSPLL,其中专门为实现无线基站设备时钟配置的锁相环是DSPLLB,DSPLLB的输出范围最高可达1.47456 GHz,环路带宽范围是10 Hz ~ 100 Hz,支持高速接口JESD204B的DCLK 和 SYSREF时钟处理。其它DSPLLA/C/D可以作为普通时钟发生器DSPLL使用,其输出范围和带宽范围相对DSPLLB要窄,可以作为普通本地总线、交换芯片等设备的参考钟使用。
【经验】使用Si5346数字环路时钟芯片实现DCO功能调整时由于碰到的LOL失锁问题案例
Silicon Labs SI534X系列高性能数字环路时钟芯片在大部分通信设备中都有应用,本文是一家拟使用Si5346实现DCO功能调整时碰到的LOL失锁问题,经过沟通排查问题,已经解决,这个问题虽然是个设置小问题,但是很容易被忽视。
【应用】10路差分输出!DSP时钟电路中少不了这款时钟发生器
SI5341最大能支持10路差分输出,低抖动,完全满足DSP所需的时钟性能需求。
【应用】晶振加时钟buffer构建交换机时钟树,满足常规交换机设计
Silicon Labs SI51X系列晶振提供5*3.2mm的小封装产品, SI533XX系列时钟buffer提供超低附加抖动、低偏移时钟分配,常规附加抖动可以控制在100fs左右。
【选型】无线消抖时钟芯片Si5380A-D-GM的参考晶振选型推荐:SG-210STF
Si5380A-D-GM是Silicon Labs公司推出的高性能无线消抖时钟芯片,具有时钟发生器和抖动衰减器的双重功能,广泛用于无线基站、无线回传等无线通信设备中。推荐SI5380A-D-GM选择一颗54MHz的XO作为其参考时钟,选择ESPON的晶振SG-210STF作为SI5380A-D-GM的参考时钟,可以有效提高输出时钟整体性能指标。
【技术大神】论时钟电路设计中时钟芯片的重要性
在时钟选型和设计中除了要特别注意时钟的参数、性能、可靠性,同时还需要注意时钟的原理设计、EMI设计以及PCB走线,只有这样才能设计出一款好的产品。
电子商城
现货市场