SILICON LABS高性能时钟芯片SI5345A-D-GM在free run模式下从上电到输出时钟的时间一般是多少?
-
创建于2019-11-14
1个回答
-
- 用户88666644 Lv8 (0)
- SI5345A-D-GM在free run模式下从上电到输出时钟的时间一般在45ms以下,通常是30ms左右。
- 创建于2019-11-14
- |
- +1 赞 0
- 收藏
平台合作
相关推荐
SI5345A-D-GM在free run模式下部分芯片从上电到输出时钟的时间为什么会超过数据手册规定值?
Silicon Labs高性能时钟芯片SI5345A-D-GM偶尔上电到输出时钟的时间远超过数据手册规定值,这是因为其其REF参考晶振的稳定时间本身较长,free run的时间就会变得较长。
请问Silicon Labs高性能时钟时钟芯片SI5388与SI5348区别?
Silicon Labs高性能时钟时钟芯片SI5388是一款支持IEEE 1588协议的时钟芯片,相对于SI5348,其内置有支持IEEE 1588协议栈处理的芯片,并提供相关的接口直接连接外部处理器。
你好,我现在在使用Si5345A-D-GM时钟芯片,利用Clockbuilding Pro工具生成.h文件后,提取寄存器地址和数据,通过FPGA与时钟芯片进行IIC通信,在线配置Si5345,但是并没有相应的时钟信号输出,配置过程为:按照芯片手册推荐的IIC时序,将.h文件中所有的寄存器一个一个写入,比如对.h文件中第一个寄存器:0x0B24C0,往0x01地址里写0B,往0x24地址里写C0,……,直到最后一个寄存器:0x0B2502,往0x01地址里写0B,往0x25地址里写02,此后不再有其他操作,请问这样处理有什么问题?或者我还有未做的步骤?
通过外部编程来调整Si5345A-D-GM时钟芯片输出频率,这样操作逻辑不对。SI5345A-D-GM时钟芯片不能重复修改寄存器数据。第二次操作要跳过原有数据寄存器。再重新组成新数据寄存器来控制频率输出。具体操作要找SKYWORDS原厂提供相关操作修改数据寄存器的资料。
Si5345A-D-GM是否也可以用于设计56G PAM4 SerDes的参考时钟?
56G PAM4 SerDes的参考时钟要求很高,Si5345A-D-GM不建议用于该设计,建议可以使用Si5345A-D-GM作为系统参考时钟或者普通消抖时钟设计,而56G PAM4 SerDes的参考时钟可以选用SI5395P-A-GM设计较为合适。
SI5345A-D-GM /Skyworks 目前世强是否有库存,价格多少, 目前的交付周期多长。
杨先生您好!SI5345A-D-GM /Skyworks 我们目前没有库存哈。且skyworks这个厂牌我们这边停代了,您这边可以参考请参考奥拉的AU5325 AU5325BC1-QMR-去抖时钟-奥拉 (sekorm.com),若有问题请致电0755-22917232或邮件tina_zeng@sekorm.com,谢谢!
一款适合IEEE 1588V2的专用时钟芯片
Silicon Labs日前推出了专门实现IEEE 1588协议的超低抖动时钟芯片SI5348,这款芯片可以满足IEEE 1588 V2组网对系统时钟极其苛刻的指标要求,完美实现IEEE 1588 V2协议。
【技术大神】论时钟电路设计中时钟芯片的重要性
在时钟选型和设计中除了要特别注意时钟的参数、性能、可靠性,同时还需要注意时钟的原理设计、EMI设计以及PCB走线,只有这样才能设计出一款好的产品。
在实现PTN设备的SyncE功能需要使用一颗对应的输出端口较少(2个输出以内)的时钟芯片,是否有合适的产品推荐?
支持SyncE的同步以太网时钟芯片,要求输出端口较少,可以选用Silicon Labs的SI5342或者SI5392都可以。
5G通信时钟芯片选型参考 | 品类齐交期短的Silicon Labs芯科时钟芯片
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs时钟芯片参数选型服务,芯科时钟芯片供应服务,芯科5G通信时钟芯片资料。芯科科技Silicon Labs 5G通信时钟芯片,是业界低抖动5G通信时钟芯片,包括XO/VCXO振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347。
如何对时钟芯片Si5345的I2C进行读写操作?
时钟芯片Si5345的I2C采用标准8位地址和数据操作。
【经验】如何优化时钟芯片Si5395P以保证高精度时钟输出?
为了进一步降低56G/112G PAM4 高速SerDes接口在各种数据通信设备中应用时的抖动需求,以实现更高速率、更大带宽的高速以太网和光传输设计,Silicon Labs公司推出了性能更佳的Si5395P时钟芯片。Si5395P对各个输出做了详细的优化,以更好地降低额外的抖动,本文就将详细说明如何规划各个输出时钟频点以保证高精度时钟输出。
去抖时钟芯片Si5342支持2路同相时钟输出吗?
去抖时钟芯片Si5342支持2路时钟同相位输出。可以用ClockBuilder Pro软件生成同相输出的频点配置文件。生成方法:在ClockBuilder Pro软件的Output Driver Configuration设置页面选择LVCOMS(in-phase)选项即可。
去抖时钟芯片Si5326内部数字锁相环DSPLL的抖动容限是指什么?
抖动容限为在DSPLL失锁前,输入时钟信号中正弦规律抖动的最大峰峰值。抖动容限是和抖动频率相关的功能,更低的输入抖动频率需要提高抖动容限。
需要使用SI5350C-B-GT的时钟芯片输出196kHz、12.88MHz和14.576MHz时钟,是否有更小封装的Silicon Labs时钟芯片可以满足要求?
SI5350C-B-GT的封装相对较大,从使用的三个频点来看,可能用于智能音箱,如果需要节省PCB面积,可以选择使用SI51218小封装时钟芯片来设计,采用TDFN封装,尺寸只有1.4mm*1.6mm。
Si5351A时钟芯片是否需要外部接晶体?支持的频率输入范围是多少?
Si5351时钟芯片需要外接晶体,支持25MHz和27MHz两个输入频点。如果不接晶体,也可以使用外部时钟作为输入,输入范围是10MHz - 100MHZ。
电子商城
现货市场
服务

Ignion可支持多协议、宽频段的物联网天线方案设计,协议:Wi-Fi、Bluetooth、UWB、Lora、Zigbee、2G、3G、4G、5G、CBRS、GNSS、GSM、LTE-M、NB-IoT等,频段范围:400MHz~10600MHz。
最小起订量: 2500 提交需求>

提供语音芯片、MP3芯片、录音芯片、音频蓝牙芯片等IC定制,语音时长:40秒~3小时(外挂flash),可以外挂TF卡或U盘扩容。
最小起订量: 1pcs 提交需求>