【经验】如何利用CBPro软件规避时钟串扰问题?
随着通信速率的提高,通信设备内部都需要大量的高速时钟信号给各种芯片提供参考时钟,尤其是在高速传输、基站、交换机设备中,时钟信号的设计甚至可以关乎整个系统的通信质量。SILICON LABS公司是一家提供各种高速时钟信号发生器、抖动衰减器的芯片供应商。近年来给主要通信设备商提供了大量的时钟发生器产品,比如大批量出货的Si534x系列产品,广泛用于传输网、移动回传网、接入网等设备。
客户使用Silicon Labs公司产品时,会配套使用Silicon Labs公司配套提供的ClockBuilder Pro(简称CBPro)开发工具软件。从工程师实际使用的情况反馈来看,很多工程师反馈使用CBPro软件配置频率计划时都会存在串扰告警,串扰的产生是因为不同时钟输出的整数带宽(IBW)在锁相环同一个积分带宽内。比如SONETOC-48常用的积分带宽12kHz~20MHz,如果相邻的两个时钟的整数带宽接近20MHz,就在这个抖动积分带宽范围之内,就有可能出现串扰问题。实际上CBPro会自动通过输出整数带宽(IBW)进行判断两种输出时钟是否靠的太近(串扰),并发出告警提示。串扰问题会带通信质量问题,这是因为串扰直接增加时钟信号的输出jitter,也就是意味着降低输出时钟信号的相噪,可能会导致通信设备出现严重的误码。
串扰问题是要尽量避免的,特别是对于高速传输设备的通信。很多用户都反馈这个问题,其实大部分串扰我们可以直接使用CBPro软件进行调整。要想使得出现串扰的两个频点避免串扰,最直接的方法就是拉开串扰频点的距离。下面我们以SI5345时钟芯片为例。如下图1,是一个客户反馈的频率计划,从图上看125M和66.67M、133.33M和122.88M之间存在串扰,如果要避免串扰,必须使得125M、66.67M、133.33M、122.88M避开发布,比如手动将66.67M下移到OTU2,133.33M下移到OUT9,则避开了串扰(如图2),其实我们也可以利用CBPro的自动设置选项,如图3所示,点击后自动优化,输出效果完全一致,如图4所示。
图1:存在串扰问题的频率计划截图
图2:优化后的频率配置计划截图
图3:自动设置选项截图
图4:自动设置优化频率计划截图
世强元件电商版权所有,转载请注明来源及链接。
- |
- +1 赞 0
- 收藏
- 评论 0
本网站所有内容禁止转载,否则追究法律责任!
相关推荐
【经验】时钟发生器Si5332接地PAD引起的频率计划烧录失败问题及解决方式
Si5332支持多个输出端,每个输出端有独立的输出电压,使用ClockBuilder Pro可以快速轻松地配置频率计划,并且有专门的烧录器可通过I²C接口烧录到芯片内的NVM,但是有时候接地PAD引起的频率计划烧录失败,本文将简要分析。
设计经验 发布时间 : 2022-01-29
【经验】时钟发生器Si5341型号定制以及输出串扰问题解决方法
Silicon Labs公司推出的时钟发生器Si5341最大能够支持10路差分输出,输出频率范围100Hz~712.5MHz,输出抖动范围均小于100 fs(0.1 ps),并且Si5341内部带有模拟锁相环,配合Silicon Labs的专利MultiSynth技术,能够以0 ppm合成所需的频点,本文将详细介绍Si5341型号定制以及输出串扰问题解决方法。
设计经验 发布时间 : 2020-08-21
【经验】如何使用CBPro软件配置时钟发生器Si5332的晶体输入端电容
Silicon Labs的时钟发生器Si5332支持外置晶体/晶振/参考时钟输入,也支持内置晶体的版本,目前使用较多的是内置晶体版本,但部分用户在设计时由于自身需求仍然选择外置晶体,而选择外置晶体时通常会发现配置的晶体无法正常启动或者启动时间不太理想,如果使用CBPro软件适当配置Si5332,可以避免大部分问题。本文就将介绍如何使用CBPro软件配置Si5332的晶体输入端电容。
设计经验 发布时间 : 2019-09-24
【选型】Silicon Labs 时钟和振荡器芯片选型指南
目录- 计时解决方案 晶体振荡器(XO) 压控晶体振荡器(VCXO) 时钟发生器 时钟缓冲器 抖动衰减器 无线时钟 网络同步器
型号- SI56X,SI5382,SI5383,SI5380,SI5381,SI5386,SI5331X,SI5384,SI590,SI5315X,SI591,SI595,SI510,SI598,SI511,SI596,SI597,SI514,SI515,SI512,SI513,SI516,SI52142,SI52143,SI52144,SI51210,SI5394,SI5391,SI5392,SI5397,SI5332X,SI5395,SI569,SI54X,SI567,SI52111,SI52112,SI570,SI571,SI5344H,100G,SI53212,SI5332,SI53208,SI5330X,SI5335,SI53204,SI5334,SI5338,SI547,SI545,SI546,SI549,SL18860,SI5311X,SI5342,SL18861,SI5340,SI52208,SI5341,SI5346,SI52202,SI5347,SI5344,SI52204,SI5345,SI550,SI5348,SI554,SI552,SI5342H,SI5350,SI53306,SI5351,SI53102-AX,SI52212,SI5336X,SI561,SI562,SI560,SI565,SI566,SI564,SI51214,SI51211,SI51218,SI52146,SI52147,SI532,SI533,SI530,SI531,SI534,SI5334X,SI540,SI544,SI541,SI542
【产品】利用时钟发生器SI5351简化手持式激光测距仪设计
基于Silicon Labs SI5351单时钟芯片的手持式激光测距仪方案,测量部分多采用高精度时间测量单元电路实现测距。其中,SI5351可直接通过I2C接口配置,实现单一芯片取代锁相环、晶振、压控振荡器,能够有效减少系统BOM成本和PCB面积。
新产品 发布时间 : 2016-03-29
【经验】时钟发生器SI5332利用FS_INTx硬件管脚进行不同频率选择
Si5332是Silicon Labs公司的一款经典时钟发生器,支持内置多个频率profile的存储。实际使用时,我们往往只针对其中几个或一个输出,或者针对同一分频器的几个输出进行调整,不需要通过切换到新的整个profiles方式实现。这种情况下,利用FS_INTx硬件管脚进行不同频率选择是更好的切换方式。
设计经验 发布时间 : 2021-06-25
时钟发生器Si5351的版本B和版本A有什么变化,推荐使用哪个版本?
时钟发生器Si5351目前主推版本B,版本B和版本A的主要变化有:(1)RevB:频率输出范围是2.5 kHz到200 MHz;RevA:8 kHz 到160 MHz。(2)输出阻抗RevB是50欧姆,RevA是85欧姆。(3)RevB不支持24-QSOP封装。
技术问答 发布时间 : 2017-05-05
Silicon Labs(芯科科技) Si5351A/B/C-B可编程时钟发生器数据手册
型号- SI5351A,SI5351B,SI5351A-B-GTR,SI5351C,SI5351B-B-GM,SI5351A-A-GT,SI5351C-A-GM,SI535X-TMSTK,SI5351C-B-GM,SI5351B-B02073-GM,SI5351X-BXXXXX-XXX,SI5351B-BXXXXX-GM,SI535X-B20QFN-EVB,SI5351C-B-GMR,SI5351A-B-GM,SI5351A-B-GT,SI5351-B,SI5351,SI5351A-BXXXXX-GM,SI5351A-B-GM,SI5351C-B,SI5351A-B,SI5351B-B-GMR,SI5351B-B,SI5351A-B-GT,SI5351A-BXXXXX-GT,SI5351C-BXXXXX-GM
【经验】双DSPLL消抖时钟发生器SI5346的OOF参考源选择引起的失锁问题分析
SI5346是Silicon Labs的双DSPLL消抖时钟发生器,日前有工程师使用SI5346作为去抖时钟,在使用自制评估板进行评估,发现外部接入回复的CDR时钟和信号源时钟分别作为输入源时存在不同的失锁现象。本文将对该问题进行具体分析并给出解决方案。
设计经验 发布时间 : 2021-02-25
【应用】晶振加时钟buffer构建交换机时钟树,满足常规交换机设计
Silicon Labs SI51X系列晶振提供5*3.2mm的小封装产品, SI533XX系列时钟buffer提供超低附加抖动、低偏移时钟分配,常规附加抖动可以控制在100fs左右。
设计经验 发布时间 : 2018-02-27
【经验】如何实现SI534X/SI538X时钟发生器SPI在线编程?
Silicon Labs SI534X、SI538X时钟发生器包括基于模拟PLL的SI5340、SI5341和基于DSPLL技术的SI5342、SI5344 、SI5345、SI5342H、SI5344H、SI5346、SI5347、SI5348以及无线专用时钟SI5380、SI5382、SI5386等时钟芯片产品。目前在光通信、数据中心、服务器、小基站、光模块等产品中有广泛的应用
设计经验 发布时间 : 2018-04-01
【经验】使用CBPro配置超低抖动时钟发生器SI5341B-D-GM时ZDM导致配置失败如何解决?
SI5341B-D-GM是Silicon Labs一款经典的超低抖动时钟发生器,有用户在使用CBPro软件配置SI5341B-D-GM时,碰到了一则ZDM零延时配置引起的配置问题,CBPro导入工程初始化失败。本文将集中分析并解决该问题。
设计经验 发布时间 : 2021-02-02
【经验】时钟发生器SI5338的LVDS匹配问题的分析测试案例
SI5338是Silicon Labs推出的一款经典的时钟发生器芯片,是一款目前广泛用于通信基站、传输网、政企网、数据中心、消费电子等多行业通用的时钟芯片。日常使用偶尔会碰到较多SI5338的应用问题,有寄存器配置的,也有输出匹配不一致的,对于寄存器问题,一般配合寄存器列表,可以简单较为容易的解决,对于匹配问题,也是SI5338时钟输出的重点关注部分,日前就有工程师碰到了一起LVDS输出匹配问题。
设计经验 发布时间 : 2019-11-26
【应用】10路差分输出!DSP时钟电路中少不了这款时钟发生器
SI5341最大能支持10路差分输出,低抖动,完全满足DSP所需的时钟性能需求。
新应用 发布时间 : 2019-09-05
【经验】去抖时钟发生器SI5347A-D-GM环路带宽寄存器更新设计的注意事项
近日某工程师在使用Silicon Labs的去抖时钟发生器SI5347A-D-GM用于时钟设计时,将通过DSPLLC输出的156.25MHz改成155.52MHz后,发现输出时钟非常不稳定。本文就将分析这一问题产生的原因并给出解决方案。
设计经验 发布时间 : 2021-01-20
电子商城
现货市场
服务
提供CE测试服务,通过晶体回路匹配分析,给出测试报告。支持EPSON所有MHz无源晶体、32.768KHz晶体。支持到场/视频直播测试,资深专家全程指导。
实验室地址: 深圳/上海 提交需求>
测试范围:扬兴晶振全系列晶体,通过对晶体回路匹配分析,调整频率、驱动功率和起振能力,解决频偏、不起振、干扰、频率错误等问题。技术专家免费分析,测完如有问题,会进一步晶振烧录/修改电路。
实验室地址: 深圳 提交需求>
登录 | 立即注册
提交评论