【选型】为什么5G小基站中一个的时钟芯片Si5386可以替换两个AD9528?
5G商业化,运营商的建站成本压力非常之大,中国联通和电信都只有合作部署才能建设一张覆盖全国的5G网络。因此通信设备的低成本,在5G时代的重要性放在了非常重要的位置。另外一方面小型化也是通信设备不可阻挡的趋势,通信设备的体积要求越来越小。
在5G的AAU端很多设备生产商的样机时钟方面,还在采用FPGA参考设计里面的时钟芯片AD9528。该芯片的参考晶体需要高性能高成本的VCXO,同时其时钟输出频率确实只有一种相关频率,这没法适应我们提到的5G对芯片的总体要求。全球领先的数字时钟生产商SILICON LABS推出了其非常著名的Si538x系列,其中Si5386可以输出多路不相关频率的时钟信号,代替两颗AD9528,而且Si5386只需要一颗普通的54MHz的XO作为其参考晶体。如下图
至于对通信非常重要的抖动指标,该时钟的抖动特性非常低,其典型值仅有72fs (12kHz-20MHz),另外其小数分频可以输出最高735MHz的差分信号 和最高250MHz的LVCMOS信号。
综上,我们可以得出结论,Si5386非常适合用在5G的通讯设备中,可以帮助客户节省成本,减小电路板面积,而且其时钟性能并没有打折。简直完美符合5G小基站对时钟的要求。
- |
- +1 赞 0
- 收藏
- 评论 0
本文由沙河之西提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
相关推荐
一款适合IEEE 1588V2的专用时钟芯片
Silicon Labs日前推出了专门实现IEEE 1588协议的超低抖动时钟芯片SI5348,这款芯片可以满足IEEE 1588 V2组网对系统时钟极其苛刻的指标要求,完美实现IEEE 1588 V2协议。
【成功案例】SI52112双路PCIE时钟芯片在工业通信中的应用,支持PCIE1.0,2.0,3.0
在工业通信中CPU和交换芯片通常采用PCIE接口,就需要两对100M的差分时钟,我们在选取双路PCIE时钟时需要考虑稳定性,价格,货期,对比了IDT,Pericom,最后选取Silcon labs的SI52112。SI52112双路PCIE时钟芯片,支持PCIE1.0,2.0,3.0,具有低功耗HCSL差分输出缓冲器,具有很低的EMI,工业级温度,在-40~+85度下可靠运行,具有小尺寸封装。
赛思拥有领先国内时频领域的核心技术,推出高集成度和小尺寸的同步时钟芯片和TCXO等产品,满足5G小基站设计需求
赛思拥有领先国内时频领域的核心技术, 在5G基站中可以提供完整端到端的时钟产品及解决方案, 包括但不限于IEEE1588同步时钟芯片、 时钟发生器、 时钟缓冲器、 OCXO/TCXO等。
【产品】抖动率低至0.3ps的去抖时钟芯片Si5326在光模块中的应用
去抖是光模块接收中极其重要的设计之一。Silicon labs的去抖时钟芯片Si5326采用DSPLL专利技术,输出频率抖动最小可以达到0.3ps,因此常被用于光模块接收器当中用来做去抖设计。
【经验】无线去抖时钟芯片Si5386相邻输出信号串扰问题解决方法
Si5386是Silicon Labs公司推出的无线去抖时钟芯片,被广泛应用于电信传输网、基站、数据中心等。在实际应用中,通过Clock Builder Pro软件对SI5386输出时钟配置时,如果相邻输出之间带宽小于20MHz,会有警告提示存在输出串扰问题。本文详细介绍这个问题的解决方案。
【应用】大普通信1588时钟芯片ACS9522用于5G小基站,内嵌包过滤算法,BMCA及时钟管理
本文推荐在小基站BBU和Rhub\pRRU传输数据时同步信号可采用大普通信推出的1588时钟芯片ACS9522,内嵌包过滤算法,BMCA及时钟管理;内嵌处理器,专门处理PTP;不受CPU负载及多任务处理影响;配合PTP功能或单独频率生成。
【经验】Silicon Labs时钟芯片Si5332更改时钟输出频率的方法
Silicon Labs推出的Si5332任意频率的时钟发生器提供最高级别的集成,实现在 10/25/100G 数据中心、通信和工业应用程序中的完整时钟树整合。该芯片输出频率范围为5~ 333.33 MHz,具有 175fs 典型值的抖动性能,根据封装不同有 6路、8路、12路-时钟输出。它既可以工厂预先编程,也可以通过I2C接口,进行系统内编程。
【产品】更适合IEEE 1588设计的超低抖动时钟芯片SI5388/SI5389
Silicon Labs在充分调研了各大设备商的IEEE 1588产品设备后,实时发布了另外一款支持最新IEEE 1588协议的时钟芯片SI5388/SI5389,并且在全球主流的通信设备厂家配合Xilinx、Intel等平台进行了完整的同步测试。
浅谈5G小基站中时钟及无源射频器件的应用
大普通信系列产品在5G小基站中已经有了广泛的应用,例如时钟同步器件、高稳晶振、时钟模块、时钟缓存器芯片、实时时钟芯片等,以及无源射频器件:环形器和隔离器等。大普通信将利用多产品的协同效应,助力5G基站设备商提升设备的综合性能,满足市场多元化的需求。
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
【经验】Silicon Labs时钟芯片Si5332写入配置寄存后无频率输出解决方法
Si5332是Silicon Labs公司推出的任意频率的时钟发生器,被广泛应用于消费电子、电信传输网、基站、数据中心等。该芯片输出频率范围为5~333.33 MHz,具有175fs典型值的抖动性能,同时该芯片具有任意频点输出、可内置多组频率计划等特点。在应用中,Si5332在写入配置寄存器后,没有频率输出,该如何解决呢?本文将详细讲解。
【经验】无线时钟芯片SI5386的XAXB_ERR告警问题如何解决?
SI5386是Silicon Labs公司一款经典的无线时钟芯片,日前某客户在使用SI5386时,碰到了一则XA/XB的告警问题,问题现象是使用SPI接口对SI5386做初始化后,检查输出端没有正常时钟输出。本文就将分析并解决该问题。
一个使用无线专用去抖时钟芯片Si5386配置JESD204B接口时钟延时的应用案例
Silicon Labs公司的无线专用去抖时钟芯片Si5386集成DSPLL核心技术的JESD204B去抖时钟芯片,广泛用于无线基站设备中,用来消除由于离散的VCXO和环路滤波器组件带来的额外噪声。本案例就是一个实现4对延时调节功能JESD204B的DCLK/SYSREF配置的例子。
【经验】Silicon Labs时钟芯片Si5335型号定制方法
Silicon Labs 时钟发生器Si5335输出可配置多达四个输出频率,范围为1~350MHz,单一型号可以最多指定3个唯一的器件配置,因此Si5335可以代替3个独立时钟发生器或缓冲器.此外,易于使用的ClockBuilder Pro配置实用工具,使si5335成为业界最容易定制的时钟解决方案,本文将重点介绍型号定制的方法。
【经验】无线时钟芯片SI5386的free run和holdover功能应用注意事项
SI5386是Silicon Labs一款非常经典的无线时钟芯片,已经在多个基站设备(如RRU)中有大量的成熟应用。日前有工程师反馈一则holdover功能问题,记录频率数据时出现了接近200Hz的频点偏差。本文将具体分析并解决该问题。
电子商城
现货市场
服务
可支持TI AM335x/AM5718 和NXP iMX6/iMX8芯片定制核心板和计算单板;支持NXP iMX6核心模组X / F / H系列、TI AM335x核心模组X / N / H系列,与兼容的底板组合定制单板计算机。
最小起订量: 1pcs 提交需求>
世强深圳实验室提供Robei EDA软件免费使用服务,与VCS、NC-Verilog、Modelsim等EDA工具无缝衔接,将IC设计高度抽象化,并精简到三个基本元素:模块、引脚、连接线,自动生成代码。点击预约,支持到场/视频直播使用,资深专家全程指导。
实验室地址: 深圳 提交需求>
登录 | 立即注册
提交评论