【产品】无线射频技术热点一:一站式无线接入网时钟方案
日前,“2015世强微波射频/无线通信应用及解决方案创新技术研讨会”相继在成都和深圳举行。本次研讨会吸引了逾200位相关人士参加。世强市场经理和资深技术专家围绕IT基础设施话题进行了主题演讲及现场互动研讨。与此同时,还邀请SILICON LABS以及英飞凌的多位技术专家到现场向观众分享最新的前沿产品和技术,为客户和原厂搭建了一个交流技术的沟通桥梁。本次研讨会有四大无线射频前沿技术热点。本文将现场还原无线射频前沿技术热点一:一站式无线接入网时钟方案。
Silicon labs资深技术支持工程师 罗林全:
Silicon labs DSPLL技术近10年来在性能和功能集成方面持续创新,已广泛应用于高性能领域内,互联网基础设施便是其中之一,有超过50Mu DSPLL设备上市,受到逾100个美国和国际专利保护。目前顶级互联网基础设施供应商都在使用Silicon Labs产品。
Silicon Labs无线时钟的简化处理方案采用先进的第四代DSPLL技术,不需要外部锁相环路器件,具有高度免疫板级噪声,其15GHz内部VCO提供更高频率范围,此外数字环路提供一致的、可重复的抖动传输,快速保持稳定。Si5381/Si5382单芯片时钟树方案可广泛应用于小型化蜂窝/多业务分配系统,同时满足4G/LTE和通用时钟设计需求。相较于传统方案,该方案不需要外部VCXO和滤波器,极低的使用面积,功耗只有1.3W,可自动无损伤切换,其中Si5381:4-PLL; Si5382: 2-PLL。
Si5380单芯片时钟IC是Silicon Labs推出的4G/LTE JESD204B标准时钟,支持下一代RRH设计应用,可以从14.7456GHz的频点任意整数整除分频输出,不需要外部VCXO或者环路滤波器,任意的抖动衰减,可配置电平格式输出和输出相位调整。此外,该款产品在封装尺寸、物料成本、功耗和性能等方面都具有明显的优势。
传统的基站移动回程方案不仅需要多个不同性能的时钟进行处理,并且采用PD(鉴相器)+VCO(压控振荡器)+LPF(低通滤波器)分离元件搭建的锁相环,会带入分离器件的噪声、漂移等因素,从而影响整个锁相环输出时钟的性能,同时需要搭建多个分离器件并占有PCB面积(如下图示)。针对上述繁冗设计,Silicon Labs推出Si5348+Si5345移动回程简化方案可规避这些缺点,其优势很明显:更小的BOM个数,低相噪/频率弹性,单芯片结构支持光纤、微波和毫米波等拓扑。
- |
- +1 赞 0
- 收藏
- 评论 3
本网站所有内容禁止转载,否则追究法律责任!
评论
全部评论(3)
-
梦幻天涯 Lv7. 资深专家 2017-12-19学习一下
-
罗花流水 Lv7. 资深专家 2017-12-04学习了
-
SDTJLJ Lv7. 资深专家 2017-11-03不错,值得学习学习
相关推荐
【产品】芯科Si5381无线抖动衰减时钟倍频器开发套件Si5381A-E-EVB
芯科推出Si5381 无线抖动衰减时钟倍频器开发套件Si5381A-E-EVB 。利用 Si5381A-E-EVB 可轻松从 ClockBuilder Pro 设备配置转移至手动性能评估。其具有四个独立的输入时钟,以及总共12个带有4/2 PLL的输出。
【产品】内部集成多通道PLL、多通道抖动衰减的时钟发生器芯片
Si5381/Si5382是一款应用于无线产品领域的内部集成多通道PLL、多通道抖动衰减的时钟发生器芯片,这款芯片利用Silicon Labs的最新第四代DSPLL技术,主要应用于小型蜂窝网络、分布式天线系统(DAS)、μ-BTS,基带单元(BBU)和前传/回传设备等。抖动低,功耗低,尺寸小,性能高,满足无线时钟应用中的严格要求。
【产品】低抖动网络同步时钟,高速同步乙太网时钟解决方案
Silicon Labs推出Si5348高性能网络同步器,具有业界领先的100fs rms抖动性能,可支持三个完全独立、频率灵活的DSPLL,单个时钟IC支持SyncE时钟同步、时钟生成,以及用于FPGA、处理器和其他器件的通用目的计时。
【经验】如何实现SI534X/SI538X时钟发生器SPI在线编程?
Silicon Labs SI534X、SI538X时钟发生器包括基于模拟PLL的SI5340、SI5341和基于DSPLL技术的SI5342、SI5344 、SI5345、SI5342H、SI5344H、SI5346、SI5347、SI5348以及无线专用时钟SI5380、SI5382、SI5386等时钟芯片产品。目前在光通信、数据中心、服务器、小基站、光模块等产品中有广泛的应用
验证同步以太网SyncE的Free Run功能的两个关键选项
Si5345是Silicon Labs公司推出的高性能抖动衰减器时钟,完全满足ITU-T G.8262规定的同步以太网要求指标。同步以太网的标准指标功能繁多,其中重要的一个环节是要求网络节点设备的Free run模式下时钟精度可以达到±4.6 ppm,做同步以太网设计时,Free run模式精度测试选项是必测项之一。
Silicon Labs(芯科科技)Timing开发软件安装包(ClockBuilder Pro)
本资料以压缩包的形式呈现,包内附有ClockBuilder Pro 安装指南及开发软件和适用情况说明介绍。
SILICON LABS - SI51211-EVB,SI5382,SI5383,SI5380,SI5381,SI5342,SI5386,SI5340,SI5384,SI5341,SI5341-EVB,SI5346,SI5347,SI5344,SI5345,SI5342-EVB,SI5348,SI51218-EVB,SI5342H,SI5383-EVB,SI5340-EVB,SI51210,SI5382E-E-EVB,SI5350,SI5351,SI5356,SI5332-6EX-EVB,SI5348-EVB,SI5344H-EVB,SI5356-EVB,SI5386E-E-EVB,SI5347-EVB,SI51214,SI5338-EVB,SI51211,SI51218,SI5380-EVB,SI5332-12EX-EVB,SI5346-EVB,SI5344H,SI5345-EVB,SI535X-B20QFN-EVB,SI5381E-E-EVB,SI5332-8EX-EVB,SI5332,SI5344-EVB,SI5335,SI5334,SI5338
浅谈新型去抖时钟发生器SI5345的工作状态机工作流程
SI5345是Silicon Labs公司的一款基于第四代DSPLL专利技术的新型去抖时钟发生器产品,同时配合Silicon Labs特有的MultiSynth频率合成技术,支持整数频率合成和小数频率合成,拥有极佳的输出频率抖动指标,目前已经广泛用于各种数据通信及仪器设备产品中,是广大硬件工程师设计时钟链路不可或缺的一款时钟芯片。
Si5381/82版本。E参考手册
SILICON LABS - 抖动衰减时钟倍增器,JITTER ATTENUATING CLOCK MULTIPLIER,SI5381A-E-EVB,SI5382A-E-EVB,SI5382,SI5381
【经验】抖动衰减器Si5345如何匹配选择8K单端输入时钟信号?
Silicon Labs的Si5345的输入时钟最低频率刚好是8kHz信号,通常对于这个最低频率的处理,需要特别注意。很多应用时会直接采用直流耦合的方式进行匹配,但是对于Si5345来说,这个8k不能简单直接使用DC耦合。通常8kHz时钟信号在通信吕一般由两种,一种是正常的占空比40~60%之间的时钟信号,还有一种是占空比远远小于1%的窄脉冲时钟信号,这两种时钟信号的处理实际应用是完全不同的。
【经验】一种去抖时钟信号发生器SI5345匹配问题引起的失锁问题解决方法
Silicon Labs公司推出的高性能去抖时钟信号发生器SI5345是一款经典的时钟产品,目前已经应用于各种通信、工业、医疗、仪器等行业中,其强大的抖动抑制能力让同行产品相形见绌,这得益于其集成的第四代高性能DSPLL核心技术。有如此优良的表现,使得SI5345的应用越来越多,但是工程师们在使用SI5345的时候也碰到一些应用问题,需要引起大家的注意。
Si5381/82评估板用户指南
该资料为Si5381/82评估板用户指南,介绍了Si5381/82A-E-EB评估板的特性和使用方法。该评估板用于评估超低相位噪声四/双PLL,采用第四代DSPLL技术,适用于需要最高抖动性能的LTE/JESD204B应用。评估板具有四个独立输入时钟和12个输出,支持4/2PLL配置。资料详细说明了评估板的硬件设计、软件配置、时钟输入输出电路、状态指示灯、外部参考输入、时钟输入输出电路、使用Si5381/82A-E-EB和安装ClockBuilderPro(CBPro)桌面软件的方法,以及如何编写新的频率计划或设备配置到非易失性存储器(OTP)。
SILICON LABS - EVALUATION BOARD,评估板,SI5381A,SI5381B,SI5382A-E-EB,C8051F380,SI5382A,SI5381A-E-EB,SI5382,SI5381
抖动衰减时钟芯片Si5381内部有4个独立DSPLL,其中DSPLLB的结构不同于其它的三个DSPLL,请简述各个DSPLL的具体作用?
Si5381内部自带4个独立的DSPLL,其中专门为实现无线基站设备时钟配置的锁相环是DSPLLB,DSPLLB的输出范围最高可达1.47456 GHz,环路带宽范围是10 Hz ~ 100 Hz,支持高速接口JESD204B的DCLK 和 SYSREF时钟处理。其它DSPLLA/C/D可以作为普通时钟发生器DSPLL使用,其输出范围和带宽范围相对DSPLLB要窄,可以作为普通本地总线、交换芯片等设备的参考钟使用。
用于BTS应用的无线抖动清除器和网络同步器
这份资料主要介绍了Silicon Labs公司提供的无线基站(BTS)应用中的无线抖动清理器和网络同步器解决方案。资料涵盖了公司的高性能时钟和振荡器产品,包括XO/VCXO、时钟发生器和时钟缓冲器等。此外,还详细介绍了Silicon Labs在同步、抖动衰减时钟和网络时钟方面的技术,以及其在核心/城域、数据中心和无线等市场的应用趋势。资料还提供了Si538x系列无线时钟产品的详细规格和应用案例,以及与竞争对手LMK04828的比较。
SILICON LABS - NETWORK SYNCHRONIZER,无线抖动清洁器,网络同步器,WIRELESS JITTER CLEANER,SI54X,LMK04828,SI5382A-E,SI5380A-D,CUS5094C,SI533XX,SI5382,SI5386A-E,SI5383,SI5380,SI5381,SI5386,SI5384,SI5500,SI538X,SI5388,SI5389,D3SX54E000006E,SI5348,SG-210STF,SI5349,SI59X,7X54070001,OXETGJJANF,NZ2520SDA,SI57X,AS319-B,SI51X,SI5381A-E,SI53X,SI52200,X1G0041710192XX,S0242-L-001-3,SI53305,SI53306,SI5332,SI539X,SI53302
AN1108:Si5332高级功能指南
本文档为Si5332 PLL的编程指南,涵盖了Si5332的编程延迟、单芯片时钟树和低频输出等高级特性。详细介绍了如何利用Si5332的架构灵活性,实现输出时钟之间的偏移、构建单芯片时钟树以及生成低频时钟等功能。
SILICON LABS - SI5332
电子商城
品牌:SILICON LABS
品类:Wireless Gecko SoC
价格:¥8.1764
现货: 101,004
品牌:SILICON LABS
品类:Mighty Gecko Multi-Protocol Wireless SoC
价格:¥27.0929
现货: 90,767
现货市场
品牌:SILICON LABS
品类:Switch Hall Effect Magnetic Position Sensor
价格:¥2.2924
现货:126,000
服务
Ignion可支持多协议、宽频段的物联网天线方案设计,协议:Wi-Fi、Bluetooth、UWB、Lora、Zigbee、2G、3G、4G、5G、CBRS、GNSS、GSM、LTE-M、NB-IoT等,频段范围:400MHz~10600MHz。
最小起订量: 2500 提交需求>
提供语音芯片、MP3芯片、录音芯片、音频蓝牙芯片等IC定制,语音时长:40秒~3小时(外挂flash),可以外挂TF卡或U盘扩容。
最小起订量: 1pcs 提交需求>
登录 | 立即注册
提交评论