【经验】去抖时钟芯片Si5347输入幅度引起的失锁问题解决
Si5347是SILICON LABS公司推出的一款去抖时钟芯片,可以用于各种相噪性能较差时钟的消抖,也可以作为时钟源(时钟发生器),内置4个锁相环,支持4路时钟输入,8路输出,配合其内置的类似EFM8LB内部的crossbar的功能,可以完成独立的4路异步设计,也可以实现10路源同步设计。Si5347支持使用ClockBuilder Pro进行可视化图形界面设计,对于环路参数、分频比、输出格式、LOL判决等设置非常简洁,设计完成后可根据设计者需要输出寄存器文档输出或者直接输出C头文件供调用,正因为使用方便,Si5347在各个电信设备中获得的非常多的使用。
Si5347应用场景广,使用较多,使得在使用过程中会碰到一些使用问题,一般这些使用问题均不涉及芯片bug,大多是应用问题,但是也必须引起重视,笔者最近就碰到一则Si5347常规设计时碰到的失锁问题。
该问题是某款设备使用Si5347输出四路独立时钟,4个输入进四个锁相环出4路输出,每个时钟链路占用一个DSPLL,其中一款的PLLC和PLLD直接报不锁定,0X0D、0X0E的值0X0和0XCC,通过电阻分压修改C环输入时钟幅度问题没有解决,此时输入只做了电阻分压的匹配,而另外一款设备的0X0D的值稳定在0X00,0X0E的值从0X0F到0X07最后稳定在0X05。检查时钟设置的工程文件及配置的寄存器列表文件,没有发现问题,同时确定该芯片的其它同款设备工作正常,初步排除寄存器配置问题,将所配寄存器回读比对,没有发现问题,排除软件方面的问题;检查外围电源,该设备使用LDO供电,实测电源电压幅度无异常波动,且疑似问题SI5347的DSPLLA和DSPLLB是可以正常锁定(相同的工作电源),排除电源问题;检查输入波形,波形稳定,频率计测试的频点与ClockBuilder配置的频点基一致,且稳定,无频偏告警问题,但是其幅度达到了3.95V等,部分信号甚至达到了接近5V。这个已经超过了最大LVCMOS的单端输入值3.6V,这个时候芯片的个体差异及容忍度可能导致某些芯片工作不失锁,但是不能保证所有芯片均正常使用,因此必须降低幅度到芯片容忍的范围内,一般可以按照下图参考设计进行降幅,实测降幅后可以解决该问题。
图1 LVCMOS输入时钟信号幅度衰减参考电路
- |
- +1 赞 0
- 收藏
- 评论 0
本文由火芯人提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
相关推荐
【经验】如何实现SI534X/SI538X时钟发生器SPI在线编程?
Silicon Labs SI534X、SI538X时钟发生器包括基于模拟PLL的SI5340、SI5341和基于DSPLL技术的SI5342、SI5344 、SI5345、SI5342H、SI5344H、SI5346、SI5347、SI5348以及无线专用时钟SI5380、SI5382、SI5386等时钟芯片产品。目前在光通信、数据中心、服务器、小基站、光模块等产品中有广泛的应用
【经验】无线去抖时钟芯片Si5386相邻输出信号串扰问题解决方法
Si5386是Silicon Labs公司推出的无线去抖时钟芯片,被广泛应用于电信传输网、基站、数据中心等。在实际应用中,通过Clock Builder Pro软件对SI5386输出时钟配置时,如果相邻输出之间带宽小于20MHz,会有警告提示存在输出串扰问题。本文详细介绍这个问题的解决方案。
【经验】去抖时钟芯片SI5347的软复位寄存器应用注意事项
SI5347是Silicon Labs公司的去抖时钟芯片,SI5347裸片上电时需要初始化,在使用中也经常进行时钟的实时调整,因此会使用到软复位以使配置生效。不过有些场合功能寄存器修改是不需要进行软复位就生效的,本文就主要分析这两种情况。
【产品】抖动率低至0.3ps的去抖时钟芯片Si5326在光模块中的应用
去抖是光模块接收中极其重要的设计之一。Silicon labs的去抖时钟芯片Si5326采用DSPLL专利技术,输出频率抖动最小可以达到0.3ps,因此常被用于光模块接收器当中用来做去抖设计。
AN905 EXTERNAL REFERENCES: OPTIMIZING PERFORMANCE
型号- SI5342,SI539X,SI5341,SI5346,SI5347,SI5344,SI5345,SI534X,SI5380
【选型】三点关键因素决定5G基站时钟选择SI5386A-E-GM还是LMK04828
Silicon Labs SI5386A-E-GM集成DSPLL核心技术的JESD204B去抖时钟芯片,广泛用于5G基站设备中。SI5386A-E-GM和LMK04828都是目前比较主流的无线时钟发生器,但是相对于SI5386A-E-GM来说,LMK04828部分性能、应用特点是无法媲美的。
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
一个使用无线专用去抖时钟芯片Si5386配置JESD204B接口时钟延时的应用案例
Silicon Labs公司的无线专用去抖时钟芯片Si5386集成DSPLL核心技术的JESD204B去抖时钟芯片,广泛用于无线基站设备中,用来消除由于离散的VCXO和环路滤波器组件带来的额外噪声。本案例就是一个实现4对延时调节功能JESD204B的DCLK/SYSREF配置的例子。
AN1051: Si534x/7x/8x/9x Schematic Review Checklist Application Note
型号- SI5372,SI5395J,SI5386,SI5397,SI539X,SI5340-D-EB,SI5395,SI5395-A-EVB,SI5347,SI538X,SI537X,SI5395J-A,SI534X,SI5348
【经验】高性能去抖时钟发生器Si5347输入输出延时调整功能的应用注意事项
Silicon Labs Si5347是一款内置4个DSPLL的高性能去抖时钟发生器,实时增加了I/O延时调节功能(即输入输出延时调整功能)。本文将主要讲解需要使用调节功能时需要着重注意的事项。
Si5347, Si5346 Revision D Reference Manual
型号- SI5346,SI5347,SI5347C,SI5346B,SI5347D,SI5347A,SI5346A,SI5347B
【经验】高性能去抖时钟发生器Si5347的dspll_sel0/1引脚DSPLLx选择功能无效如何解决?
日前有用户使用芯科科技高性能去抖时钟发生器Si5347的DCO调整功能时,无论怎么设置dspll_sel0/1引脚,给FINC和FDEC信号调整时,都是锁相环DSPLLA和锁相环DSPLLB同时被控制,dspll_sel0/1引脚的DSPLLx选择功能无效。本文就将分析并解决该问题。
浅谈新型去抖时钟发生器SI5345的工作状态机工作流程
SI5345是Silicon Labs公司的一款基于第四代DSPLL专利技术的新型去抖时钟发生器产品,同时配合Silicon Labs特有的MultiSynth频率合成技术,支持整数频率合成和小数频率合成,拥有极佳的输出频率抖动指标,目前已经广泛用于各种数据通信及仪器设备产品中,是广大硬件工程师设计时钟链路不可或缺的一款时钟芯片。
【产品】四路独立DSPLL超低抖动衰减器,简化设计复杂度
针对Si5347-B版本实际应用过程中碰到的Bug和客户提出的应用需求,Silicon Labs最新推出了一款可用于在8kHz~750MHz输入时钟抖动衰减时钟发生器Si5347-D,其实用的可编程延时调节、精准的缓变率调节及可配置的自由振荡模式等功能大大简化了系统设计的复杂度。
AN699: FPGA Reference Clock Phase Jitter Specifications
型号- SI545,SI56X,SI53X,SI5394,SI5383,SI5392,SI5391P,SI5342,SI5397,SI5332,SI5340,SI5395,SI5341,SI5396,SI5346,SI5335,SI5347,SI5344,SI5345,SI5389,SI540,SI5348,SI570,SI5338
电子商城
品牌:SILICON LABS
品类:Wireless Gecko SoC
价格:¥8.1764
现货: 103,128
品牌:SILICON LABS
品类:Mighty Gecko Multi-Protocol Wireless SoC
价格:¥27.0929
现货: 90,767
现货市场
品牌:SILICON LABS
品类:Switch Hall Effect Magnetic Position Sensor
价格:¥2.2924
现货:126,000
服务
可支持TI AM335x/AM5718 和NXP iMX6/iMX8芯片定制核心板和计算单板;支持NXP iMX6核心模组X / F / H系列、TI AM335x核心模组X / N / H系列,与兼容的底板组合定制单板计算机。
最小起订量: 1pcs 提交需求>
世强深圳实验室提供Robei EDA软件免费使用服务,与VCS、NC-Verilog、Modelsim等EDA工具无缝衔接,将IC设计高度抽象化,并精简到三个基本元素:模块、引脚、连接线,自动生成代码。点击预约,支持到场/视频直播使用,资深专家全程指导。
实验室地址: 深圳 提交需求>
登录 | 立即注册
提交评论