【经验】一篇看懂ESD(静电放电)原理和设计

2021-06-09 荣湃半导体
ESD保护电路,可控硅晶闸管,荣湃半导体 ESD保护电路,可控硅晶闸管,荣湃半导体 ESD保护电路,可控硅晶闸管,荣湃半导体 ESD保护电路,可控硅晶闸管,荣湃半导体

静电放电(ESD: Electrostatic Discharge),是造成所有电子元器件或集成电路系统出现过度电应力(EOS: Electrical Over Stress)破坏的主要元凶。因为静电通常瞬间电压非常高(大于几千伏),所以这种损伤是毁灭性和永久性的,会造成电路直接烧毁。所以预防静电损伤是所有IC设计和制造的头号难题。


静电,通常是人为产生的,如生产、组装、测试、存放、搬运等过程中都有可能使得静电累积在人体、仪器或设备中,甚至元器件本身也会累积静电,当人们在不知情的情况下使这些带电的物体接触就会形成放电路径,瞬间使得电子元件或系统遭到静电放电的损坏(这就是为什么以前修电脑都必须要配戴静电环托在工作桌上,防止人体的静电损伤芯片),如同云层中储存的电荷瞬间击穿云层产生剧烈的闪电,会把大地劈开一样,而且通常都是在雨天来临之际,因为空气湿度大易形成导电通到。



那么,如何防止静电放电损伤呢?首先是改变坏境从源头减少静电。即如何在电路里面设计保护电路,当外界有静电的时候我们的电子元器件或系统能够自我保护避免被静电损坏(其实就是安装一个避雷针)。今天我就和大家从最基本的理论讲起逐步讲解ESD保护的原理及注意点。


二极管的重要特性是正向导通反向截止,而且反偏电压继续增加会发生雪崩击穿(Avalanche Breakdown)而导通,我们称之为钳位二极管(Clamp)。这正是我们设计静电保护所需要的理论基础,我们就是利用这个反向截止特性让这个旁路在正常工作时处于断开状态,而外界有静电的时候这个旁路二极管发生雪崩击穿而形成旁路通路保护了内部电路或者栅极。那么问题来了,这个被击穿的保护电路是不是就彻底死了?难道是一次性的?答案当然不是。PN结的击穿分两种,分别是电击穿和热击穿,电击穿指的是雪崩击穿(低浓度)和齐纳击穿(高浓度),而这个电击穿主要是载流子碰撞电离产生新的电子-空穴对(electron-hole),所以它是可恢复的。但是热击穿是不可恢复的,因为热量聚集导致硅(Si)被熔融烧毁了。所以我们需要控制在导通的瞬间控制电流,一般会在保护二极管再串联一个高电阻,另外,大家是不是可以举一反三理解为什么ESD的区域是不能form Silicide的?还有给大家一个理论,ESD通常都是在芯片输入端的Pad旁边,不能在芯片里面,因为我们总是希望外界的静电需要第一时间泄放掉吧, 放在里面会有延迟的(关注我前面解剖的那个芯片PAD旁边都有二极管,


甚至有放两级ESD的,达到双重保护的目的。



在讲ESD的原理和Process之前,我们先讲下ESD的标准以及测试方法,根据静电的产生方式以及对电路的损伤模式不同通常分为四种测试方式:人体放电模式(HBM: Human-Body Model)、机器放电模式(Machine Model)、元件充电模式(CDM: Charge-Device Model)、电场感应模式(FIM: Field-Induced Model),但是业界通常使用前两种模式来测试(HBM, MM)。


1、人体放电模式(HBM):

当然就是人体摩擦产生了电荷突然碰到芯片释放的电荷导致芯片烧毁击穿,秋天和别人触碰经常触电就是这个原因。业界对HBM的ESD标准也有迹可循(MIL- STD-883C method 3015.7,等效人体电容为100pF,等效人体电阻为1.5Kohm),或者国际电子工业标准(EIA/JESD22-A114-A)也有规定,看你要follow哪一份了。如果是MIL-STD-883C method 3015.7,它规定小于<2kV的则为Class-1,在2kV~4kV的为class-2,4kV~16kV的为class-3。



2、机器放电模式(MM):

当然就是机器(如robot)移动产生的静电触碰芯片时由pin脚释放,次标准为EIAJ-IC-121 method 20(或者标准EIA/JESD22-A115-A),等效机器电阻为0 (因为金属),电容依旧为100pF。由于机器是金属且电阻为0,所以放电时间很短,几乎是ms或者us之间。但是更重要的问题是,由于等效电阻为0,所以电流很大,所以即使是200V的MM放电也比2kV的HBM放电的危害大。而且机器本身由于有很多导线互相会产生耦合作用,所以电流会随时间变化而干扰 变化。


ESD的测试方法类似FAB里面的GOI测试,指定pin之后先给他一个ESD电压,持续一段时间后,然后再回来测试电性看看是否损坏,没问题再去加一个step的ESD电压再持续一段时间,再测电性,如此反复直至击穿,此时的击穿电压为ESD击穿的临界电压(ESD failure threshold Voltage)。通常我们都是给电路打三次电压(3 zaps),为了降低测试周期,通常起始电压用标准电压的70% ESD threshold,每个step可以根据需要自己调整50V或者100V。



另外,因为每个chip的pin脚很多,你是一个个pin测试还是组合pin测试,所以会分为几种组合:I/O-pin测试(Input and Output pins)、pin-to-pin测试、Vdd-Vss测试(输入端到输出端)、Analog-pin。


1. I/O pins:

就是分别对input-pin和output-pin做ESD测试,而且电荷有正负之分,所以有四种组合:input+正电荷、input+负电荷、output+正电荷、output+负电荷。测试input时候,则output和其他pin全部浮接(floating),反之亦然。



2. pin-to-pin测试:

静电放电发生在pin-to-pin之间形成回路,但是如果要每两个脚测试组合太多,因为任何的I/O给电压之后如果要对整个电路产生影响一定是先经过VDD/Vss才能对整个电路供电,所以改良版则用某一I/O-pin加正或负的ESD电压,其他所有I/O一起接地,但是输入和输出同时浮接(Floating)。



3、Vdd-Vss之间静电放电:

只需要把Vdd和Vss接起来,所有的I/O全部浮接(floating),这样给静电让他穿过Vdd与Vss之间。

4、Analog-pin放电测试:

因为模拟电路很多差分比对(Differential Pair)或者运算放大器(OP AMP)都是有两个输入端的,防止一个损坏导致差分比对或运算失效,所以需要单独做ESD测试,当然就是只针对这两个pin,其他pin全部浮接(floating)。


好了,ESD的原理和测试部分就讲到这里了,下面接着讲Process和设计上的factor


随着摩尔定律的进一步缩小,器件尺寸越来越小,结深越来越浅,GOX越来越薄,所以静电击穿越来越容易,而且在Advance制程里面,Silicide引入也会让静电击穿变得更加尖锐,所以几乎所有的芯片设计都要克服静电击穿问题。



静电放电保护可以从FAB端的Process解决,也可以从IC设计端的Layout来设计,所以你会看到Prcess有一个ESD的option layer,或者Design rule里面有ESD的设计规则可供客户选择等等。当然有些客户也会自己根据SPICE model的电性通过layout来设计ESD。


一、制程上的ESD:

要么改变PN结,要么改变PN结的负载电阻,而改变PN结只能靠ESD_IMP了,而改变与PN结的负载电阻,就是用non-silicide或者串联电阻的方法了。


1) Source/Drain的ESD implant:因为我们的LDD结构在gate poly两边很容易形成两个浅结,而这个浅结的尖角电场比较集中,而且因为是浅结,所以它与Gate比较近,所以受Gate的末端电场影响比较大,所以这样的LDD尖角在耐ESD放电的能力是比较差的(<1kV),所以如果这样的Device用在I/O端口,很容造成ESD损伤。所以根据这个理论,我们需要一个单独的器件没有LDD,但是需要另外一道ESD implant,打一个比较深的N+_S/D,这样就可以让那个尖角变圆而且离表面很远,所以可以明显提高ESD击穿能力(>4kV)。但是这样的 话这个额外的MOS的Gate就必须很长防止穿通(punchthrough),而且因为器件不一样了,所以需要单独提取器件的SPICE Model。



2) 接触孔(contact)的ESD implant:

在LDD器件的N+漏极的孔下面打一个P+的硼,而且深度要超过N+漏极(drain)的深度,这样就可以让原来Drain的击穿电压降低(8V-->6V),所以可以在LDD尖角发生击穿之前先从Drain击穿导走从而保护Drain和Gate的击穿。所以这样的设计能够保持器件尺寸不变,且MOS结构没有改变,故不需要重新提取SPICE model。当然这种智能用于non-silicide制程,否则contact你也打不进去implant。



3) SAB (SAlicide Block):

一般我们为了降低MOS的互连电容,我们会使用silicide/SAlicide制程,但是这样器件如果工作在输出端,我们的器件负载电阻变低,外界 ESD电压将会全部加载在LDD和Gate结构之间很容易击穿损伤,所以在输出级的MOS的Silicide/Salicide我们通常会用SAB(SAlicide Block)光罩挡住RPO,不要形成silicide,增加一个photo layer成本增加,但是ESD电压可以从1kV提高到4kV。



4)串联电阻法:

这种方法不用增加光罩,应该是最省钱的了,原理有点类似第三种(SAB)增加电阻法,我就故意给他串联一个电阻(比如Rs_NW,或者HiR,等),这样也达到了SAB的方法。



2、设计上的ESD:

这就完全靠设计者的功夫了,有些公司在设计规则就已经提供给客户solution了,客户只要照着画就行了,有些没有的则只能靠客户自己的designer了,很多设计规则都是写着这个只是guideline/reference,不是guarantee的。一般都是把Gate/Source/Bulk短接在一起,把Drain结在I/O端承受ESD的浪涌(surge)电压,NMOS称之为GGNMOS (Gate-Grounded NMOS),PMOS称之为GDPMOS (Gate-to-Drain PMOS)。

以NMOS为例,原理都是Gate关闭状态,Source/Bulk的PN结本来是短接0偏的,当I/O端有大电压时,则Drain/Bulk PN结雪崩击穿,瞬间bulk有大电流与衬底电阻形成压差导致Bulk/Source的PN正偏,所以这个MOS的寄生横向NPN管进入放大区(发射结正偏,集电结反偏),所以呈现Snap-Back特性,起到保护作用。PMOS同理推导。



这个原理看起来简单,但是设计的精髓(know-how)是什么?怎么触发BJT?怎么维持Snap-back?怎么撑到HBM>2KV or 4KV?


如何触发?必须有足够大的衬底电流,所以后来发展到了现在普遍采用的多指交叉并联结构(multi-finger)。但是这种结构主要技术问题是基区宽度增加,放大系数减小,所以Snap-back不容易开启。而且随着finger数量增多,会导致每个finger之间的均匀开启变得很困难,这也是ESD设计的瓶颈所在。



如果要改变这种问题,大概有两种做法(因为triger的是电压,改善电压要么是电阻要么是电流):1、利用SAB(SAlicide-Block)在I/O的Drain上形成一个高阻的non-Silicide区域,使得漏极方块电阻增大,而使得ESD电流分布更均匀,从而提高泄放能力;2、增加一道P-ESD (Inner-Pickup imp,类似上面的接触孔P+ ESD imp),在N+Drain下面打一个P+,降低Drain的雪崩击穿电压,更早有比较多的雪崩击穿电流(详见文献论文: Inner Pickup on ESD of multi-finger NMOS.pdf)。


对于Snap-back的ESD有两个小小的常识要跟大家分享一下:

1)NMOS我们通常都能看到比较好的Snap-back特性,但是实际上PMOS很难有snap-back特性,而且PMOS耐ESD的特性普遍比NMOS好,这个道理同HCI效应,主要是因为NMOS击穿时候产生的是电子,迁移率很大,所以Isub很大容易使得Bulk/Source正向导通,但是PMOS就难咯。


2) Trigger电压/Hold电压: Trigger电压当然就是之前将的snap-back的第一个拐点(Knee-point),寄生BJT的击穿电压,而且要介于BVCEO与BVCBO之间。而Hold电压就是要维持Snap-back持续ON,但是又不能进入栅锁(Latch-up)状态,否则就进入二次击穿(热击穿)而损坏了。还有个概念就是二次击穿电流,就是进入Latch-up之后I^2*R热量骤增导致硅融化了,而这个就是要限流,可以通过控制W/L,或者增加一个限流高阻, 最简单最常用的方法是拉大Drain的距离/拉大SAB的距离(ESD rule的普遍做法)。


3、栅极耦合(Gate-Couple) ESD技术:我们刚刚讲过,Multi-finger的ESD设计的瓶颈是开启的均匀性,假设有10只finger,而在ESD 放电发生时,这10 支finger 并不一定会同时导通(一般是因Breakdown 而导通),常见到只有2-3 支finger会先导通,这是因布局上无法使每finger的相对位置及拉线方向完全相同所致,这2~3 支finger 一导通,ESD电流便集中流向这2~3支的finger,而其它的finger 仍是保持关闭的,所以其ESD 防护能力等效于只有2~3 支finger的防护能力,而非10 支finger 的防护能力。这也就是为何组件尺寸已经做得很大,但ESD 防护能力并未如预期般地上升的主要原因,增打面积未能预期带来ESD增强,怎么办?其实很简单,就是要降低Vt1(Trigger电压),我们通过栅极增加电压的方式,让衬底先开启代替击穿而提前导通产生衬底电流,这时候就能够让其他finger也一起开启进入导通状态,让每个finger都来承受ESD电流,真正发挥大面积的ESD作用。


但是这种GCNMOS的ESD设计有个缺点是沟道开启了产生了电流容易造成栅氧击穿,所以他不见的是一种很好的ESD设计方案,而且有源区越小则栅压的影响越大,而有源区越大则snap-back越难开启,所以很难把握。


4、还有一种复杂的ESD保护电路: 可控硅晶闸管(SCR: Silicon Controlled Rectifier), 它就是我们之前讲过的CMOS寄生的PNPN结构触发产生Snap-Back并且Latch-up,通过ON/OFF实现对电路的保护,大家可以回顾一下,只要把上一篇里面那些抑制LATCH-up的factor想法让其发生就可以了,不过只能适用于Layout,不能适用于Process,否则Latch-up又要fail了。


最后,ESD的设计学问太深了,基本上ESD的方案有如下几种:电阻分压、二极管、MOS、寄生BJT、SCR(PNPN structure)等几种方法。而且ESD不仅和Design相关,更和FAB的process相关,而且学问太深了。

授权代理商:世强先进(深圳)科技股份有限公司
技术资料,数据手册,3D模型库,原理图,PCB封装文件,选型指南来源平台:世强硬创平台www.sekorm.com
现货商城,价格查询,交期查询,订货,现货采购,在线购买,样品申请渠道:世强硬创平台电子商城www.sekorm.com/supply/
概念,方案,设计,选型,BOM优化,FAE技术支持,样品,加工定制,测试,量产供应服务提供:世强硬创平台www.sekorm.com
集成电路,电子元件,电子材料,电气自动化,电机,仪器全品类供应:世强硬创平台www.sekorm.com
  • +1 赞 0
  • 收藏
  • 评论 1

本文由犀牛先生转载自荣湃半导体,原文标题为:科普来了,一篇看懂ESD(静电保护)原理和设计!,本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。

评论

   |   

提交评论

全部评论(1

  • 极度认真 Lv8. 研究员 2023-06-03
    芯片级别的ESD设计
没有更多评论了

相关推荐

ESD保护电路设计经验总结

在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。

设计经验    发布时间 : 2024-02-09

【经验】浅谈MOS管的结构,了解latchup的形成原因

一般Fabless公司设计的芯片在工程批回来之后,都会做芯片级的ESD测试和latchup等测试,对很多客户朋友来说,有可能对latchup稍微陌生,本文荣湃半导体将为你简要介绍latchup的形成原因。

设计经验    发布时间 : 2022-05-27

【经验】荣湃半导体数字隔离器抗干扰性能分析

荣湃半导体数字隔离器具有很强抗干扰能力,可以在电磁干扰严重的环境中可靠工作。荣湃E/M系列产品具有超过120KV/us的CMTI性能,U系列产品具有超过250KV/us的CMTI性能。同时,工频磁场抗扰度可以通过100A/m,脉冲磁场抗扰度可以通过1000A/m。

设计经验    发布时间 : 2021-11-12

【应用】电气设备提高抗ESD,EFT及浪涌电压性能的非隔离方案和隔离方案

本文简要介绍了电气设备为了抵抗ESD,EFT和浪涌电压应力,采用的非隔离方案和隔离方案。对于非隔离方案,采用的保护器件为低寄生电容的TVS,这对TVS的反应时间,峰值电流和最大功率有很高的要求;对于隔离方案,通过隔离DC/DC和数字隔离器将电路系统隔离为两个独立的参考地,对数字隔离器的抗ESD,EFT和浪涌电压应力的能力有更高的要求,荣湃(2PaiSemi)数字隔离器可以满足以上要求。

应用方案    发布时间 : 2021-06-14

【选型】国产六通道高速率数字隔离器Π162E31可兼容ADuM151N1BRZ,具有增强ESD防护功能

在电力电气设备产品上,需要用到数字隔离器来保护电路低压侧关键器件安全以及隔离通信线路中的干扰噪声。今天介绍一款可兼容ADuM151N1BRZ的国产荣湃半导体Π162E31六通道高速率数字隔离器,本文就来看看这两款产品的性能参数对比。

器件选型    发布时间 : 2022-04-30

【应用】带增强ESD功能和独有智能分压技术的国产四通道低功耗数字隔离器用于电网数据监测分析

数字隔离器作为一种保护电路上低压侧关键器件安全、隔离通信线路噪声干扰确保系统安全运行的器件在一些电网数据监测分析产品上有比较重要的应用。今天向大家介绍国产荣湃半导体的π14xE61系列的三款数字隔离器--π140E61、π141E61和π142E61用于电网数据监测分析。

应用方案    发布时间 : 2021-12-24

荣湃半导体(2Pai Semi)数字隔离器/驱动器/隔离放大器选型指南

描述- ​荣湃半导体创立于2017年,专注于高性能模拟集成电路产品的研发与设计,聚焦数字隔离器、驱动器、隔离放大器等产品系列,并广泛应用于工业控制、新能源汽车、数字电源、智能电器等领域,致力于建立物理世界与数字世界的安全联结。凭借自主知识产权的电容智能分压(iDivider)技术,实现国产数字隔离芯片的突破,匠心智造不一样的隔离好产品,用“芯”创造新价值。

型号- Π120S60R,PAI8253E-WR,PAI8232C-WR,Π131E31S,PAI120E60-W5R,PAI122E60-W5R,PAI8253C-S1R,Π141M31,Π131E30S,Π141M30,Π140M61,Π131U31S,Π140M60,Π163M60,Π163M61,Π140A30S,Π141E31,Π141E30,Π140E60,Π163E60,Π163E61,Π120S61R,PAI8300-W5R,Π131A61,Π163U60,Π131A60,Π131M60R,Π163U61,Π221N61,PAI8233E-WR,Π121A31,Π121A30,Π120A61,PAI8211C-SR,PAI8233E-S1R,Π120A60,Π120A31,PAI85137-SR,Π161A60,Π140U31,Π140U30,PAI8211C-W5R,Π142U30S,PAI85236-SR,PAI8252C-WR,PAI85237-PT,Π121U61R,Π161A61,PAI8232D-S1R,Π120A30,Π142A60,Π142A61,Π162A30,Π162A31,PAI8253D-WR,Π122M60,Π122M61,PAI8252B-S1R,Π142E31S,Π122U60,Π131U30S,PAI8232B-WR,Π122U61,PAI8233B-S1R,Π140M31,Π140M30,Π142U31S,Π142E30S,Π121U60R,Π140E31,Π122E60,Π140E30,Π122E61,Π121E60R,Π130U31S,Π121E61,Π121M60,Π122E30,Π122E31,Π140E31S,Π131S61R,Π121M61,Π121U60,Π130A60,Π122M30,Π122M31,Π131A30,Π130A61,Π121S61R,Π131A31,PAI8252D-S1R,Π160E31,Π160M30,Π131A30S,Π130E31S,Π121E60,Π160E30,PAI120E61-W5R,Π142A31,Π141A61,PAI8558EQ-W2R,Π141A60,Π162A60,Π160U31,Π162A61,Π140E30S,PAI8232D-WR,PAI8232C-S1R,Π160M31,Π160U30,PAI8171A-SR,Π121S60R,Π131A31S,Π121U61,PAI8252B-WR,Π122U30,Π122U31,Π163A30,Π163A31,Π142A30,Π141U30S,Π122E11,PAI8253C-WR,Π122E10,Π122M11,Π120M60R,Π131M61R,Π122M10,Π121U31,PAI8233C-S1R,Π121U30,Π220N61,Π120U61,Π120U60,Π221N31,Π110E31,Π110E30,Π141E30S,PAI8233D-WR,Π110M31,Π110M30,Π141U31S,Π130U30S,PAI85136-SR,Π120M61R,Π131S60R,Π130A31,Π142A30S,Π130A30,Π161M30,PAI85236-PT,Π161M31,Π141E31S,Π160M61,Π160M60,PAI8253D-S1R,Π130E30S,Π161E31,Π161E30,Π160E61,PAI85137-PT,Π160E60,Π130A30S,Π131M31S,Π131U61,Π140A61,Π131U60,Π140A60,Π163A60,Π163A61,Π161U30,Π161U31,PAI121E60-W5R,Π160U61,Π160U60,Π110E11,PAI8252A-WR,Π110E10,Π120E61R,PAI8233B-WR,Π142A31S,Π110M11,Π110M10,PAI8252C-S1R,PAI85136-PT,Π141A31,Π141A30,Π121E31,PAI8253A-S1R,Π121E30,Π130A31S,Π120E61,PAI8253B-WR,Π120E60,Π121M31,Π131U60R,Π121M30,Π120M61,H140E61,Π120M60,Π131E61,Π142U60,Π131E60,Π142U61,Π131M61,Π131M60,Π120E30,Π142E60,Π142E61,Π142M30S,Π120E31,Π120M30,Π142M60,Π142M61,Π120M31,Π140U30S,PAI8233D-S1R,Π161M61,Π162M30,Π162M31,Π161M60,Π161E60,Π121M61R,Π162E30,Π162E31,Π161E61,Π130U60,PAI8211A-W5R,Π131U30,Π130U61,Π131U31,Π141A30S,Π161U61,Π162U30,Π162U31,Π140U31S,PAI8253E-S1R,Π142M31S,Π131M30S,Π161U60,Π120U30,Π220N31,Π120U31,Π122A61,Π122A60,Π121M60R,PAI8211A-SR,PAI8233C-WR,Π140A30,PAI8232A-S1R,PAI8253A-WR,Π141A31S,Π120E11,Π120E10,Π140M31S,Π141U61,Π120M11,Π141U60,Π120M10,PAI8485-W1R,Π130E60,Π131E30,Π130E61,Π142U30,Π142U31,PAI8450-W1R,Π131E31,Π121A60,Π130M60,Π160A30,PAI8233F-WR,Π131M30,Π130M61,PAI122E61-W5R,Π121E61R,Π122A31,Π131M31,Π122A30,Π130M31S,PAI8253B-S1R,Π121A61,Π160A31,PAI121E61-W5R,Π142E30,Π142E31,PAI8253F-WR,PAI8233F-S1R,Π140M30S,Π142M30,Π142M31,PAI85237-SR,Π163M30,Π163M31,PAI8233A-WR,Π141M61,Π141M60,Π162M60,Π162M61,Π163E30,Π163E31,Π141E61,Π141E60,Π162E61,Π130U31,PAI8232A-WR,Π130U30,Π120U60R,Π163U31,Π163U30,Π110A30,Π110A31,Π131U61R,Π162U60,Π162U61,Π131E60R,Π141M30S,PAI8253F-S1R,Π120U61R,Π141U31,Π141U30,Π140U61,Π140U60,Π120E60R,Π131E61R,PAI8131A-SR,Π130E31,PAI8252D-WR,Π130E30,Π161A31,Π140A31S,Π161A30,Π160A61,PAI8233A-S1R,Π160A60,Π130M31,PAI8486-W1R,Π130M30,Π141M31S,PAI8252A-S1R,Π130M30S

选型指南  -  荣湃半导体  - 2022/9/26 PDF 中文 下载

荣湃半导体2024慕尼黑上海电子展邀请函:期待与您共同探讨和分享隔离器产品的独特优势及其应用前景

荣湃半导体将参加2024年7.8-7.10在上海新国际博览中心举办的慕尼黑上海电子展,届时荣湃半导体系列核心产品将于2024年慕尼黑上海电子展展出。产品涵盖:数字隔离器、隔离驱动、隔离接口、采样等。届时期待与您共同探讨和分享荣湃产品的独特优势及其应用前景。

厂牌及品类    发布时间 : 2024-07-05

荣湃半导体 数字隔离器选型表

提供标准数字隔离器及I2C数字隔离器。标准数字隔离器,π1xxx系列:总通道数1,2,3,4,6通道;反向通道数1,2,3通道;传输速度150kbps,10Mbps,200Mbps,600Mbps,共4档,比市场上同级别产品快4倍;静态工作电流0.4mA/通道,比市场上同级别产品降低3倍;传输延迟5.5ns,比市面同级别产品降低2.0倍;隔离电压1.5KV,3KV,5KV,共3档。I2C数字隔离器,π2xxx系列:传输速率2MHz;隔离耐压3KV,5KV,共2档;传输延迟45ns。

产品型号
品类
总通道数
反向通道数
最大工作速率
默认输出状态
工作电压范围
CMTI (kV/us)
绝缘耐压
浪涌耐压
封装
π110A30
标准数字隔离器
1
0
600Mbps
Logic Low
3V~5.5V
75kV/us
3000Vrms
5000Vpk
NB SOIC-8

选型表  -  荣湃半导体 立即选型

荣湃半导体专注数字隔离器,采用独创iDivider技术,助客户缩短产品研发周期

荣湃半导体有限公司是一家致力于打造全球技术领先的高性能模拟集成电路的国产供应商,目前已经上市的产品有数字隔离器π1xxx & π2xxx系列产品,该系列产品的综合性能远优于目前市场上同级别产品数倍,填补了中国数字隔离器芯片领域的产品空白。

厂牌及品类    发布时间 : 2021-09-17

荣湃半导体携自主研发的隔离芯片产品即将亮相2024北京国际车展

作为国内模拟芯片领域拥有完全自主知识产权的半导体厂商,荣湃半导体持续为汽车客户提供拥有先进技术的高可靠性隔离芯片产品,在此次北京国际车展上,由荣湃半导体自主研发的芯片产品将亮相中国汽车芯片联盟中国芯展区。

厂牌及品类    发布时间 : 2024-04-22

荣湃半导体为客户提供更高功率密度的直流充电桩方案,推出完整的数字隔离器、隔离电压检测、隔离电流检测等产品

如何让大功率充电桩实现对动力电池快速、高效、安全、合理的电量补给,是充电桩设计者面临的挑战。荣湃半导体提供完整的数字隔离器,隔离电压检测,隔离电流检测,隔离接口与隔离驱动的解决方案,支持客户设计出更高功率密度的直流充电桩。

应用方案    发布时间 : 2023-10-20

荣湃半导体与世强先进的代理协议

描述- 2023年1月,荣湃半导体(上海)有限公司与世强先进(深圳)科技股份有限公司签署了授权经销销售服务协议。

代理协议/证明  -  荣湃半导体  - 2023年1月1日 PDF 中文 下载

荣湃半导体专注于隔离领域芯片的设计与研发,荣获2023年度“浦东新区科技创新突出贡献20强”

2024年浦东新区经济突出贡献企业表彰活动于4月11日下午举行。荣湃半导体荣获“浦东新区科技创新突出贡献20强”荣誉,创始人兼CEO董志伟博士代表公司出席活动并上台领奖。

厂牌及品类    发布时间 : 2024-04-15

展开更多

电子商城

查看更多

只看有货

品牌:Central Semiconductor

品类:Thyristor

价格:

现货: 0

品牌:Central Semiconductor

品类:晶闸管

价格:

现货: 0

品牌:Central Semiconductor

品类:晶闸管

价格:

现货: 0

品牌:Central Semiconductor

品类:晶闸管

价格:

现货: 0

品牌:Central Semiconductor

品类:Thyristor

价格:

现货: 0

品牌:Central Semiconductor

品类:Thyristor

价格:

现货: 0

品牌:Central Semiconductor

品类:Thyristor

价格:

现货: 0

品牌:Central Semiconductor

品类:Thyristor

价格:

现货: 0

品牌:Central Semiconductor

品类:Thyristor

价格:

现货: 0

品牌:Central Semiconductor

品类:Thyristor

价格:

现货: 0

品牌:

品类:

价格:

现货:

品牌:

品类:

价格:

现货:

品牌:

品类:

价格:

现货:

品牌:

品类:

价格:

现货:

品牌:

品类:

价格:

现货:

品牌:

品类:

价格:

现货:

品牌:

品类:

价格:

现货:

品牌:

品类:

价格:

现货:

品牌:

品类:

价格:

现货:

现货市场

查看更多

暂无此商品

海量正品紧缺物料,超低价格,限量库存搜索料号

服务

查看更多

通用与车载ESD静电测试

测试等级:空气放电30KV±5%;接触放电30KV±5%,适用标准:GB/T 17626.2、IEC61000-4-2、ISO10605、GB/T 19951;给用户产品出电路保护设计方案建议及整改。点击预约,支持到场/视频直播测试,资深专家全程指导。

实验室地址: 深圳/上海 提交需求>

IoT射频性能测试

支持 3Hz ~ 26.5GHz射频信号中心频率测试;9kHz ~ 3GHz频率范围内Wi-SUN、lora、zigbee、ble和Sub-G 灵敏度测量与测试,天线阻抗测量与匹配电路调试服务。支持到场/视频直播测试,资深专家全程指导。

实验室地址: 深圳/苏州 提交需求>

世强和原厂的技术专家将在一个工作日内解答,帮助您快速完成研发及采购。
我要提问

954668/400-830-1766(工作日 9:00-18:00)

service@sekorm.com

研发客服
商务客服
服务热线

联系我们

954668/400-830-1766(工作日 9:00-18:00)

service@sekorm.com

投诉与建议

E-mail:claim@sekorm.com

商务合作

E-mail:contact@sekorm.com

收藏
收藏当前页面