【应用】国产智多晶FPGA助力自动化测试设备扩展上百GPIO口,解决MCU端口不足痛点,核电压为1.2V
在一款自动化测试设备上,需要控制5个步进电机、86个电磁铁和几十个指示灯,以及外部通讯接口,使用的雅特力的AT32F407RCT7,由于控制逻辑并不复杂,需要使用的IO会比较多,因此需要对MCU的IO口进行扩展。客户希望在扩展的控制芯片增加步进电机的驱动,只需要发送指令就可以控制电机的旋转。推荐了智多晶的FPGA SL2E-5E-8M121I。
西安智多晶(XIST)为系统制造商提供高集成度、高性价比的可编程逻辑器件、可编程逻辑器件IP核、相关软件设计工具以及系统解决方案,产品广泛应用于LED驱动、视频监控、图像处理、工业控制、4G/5G通信网络等行业。
SL2E-5E-8M121I是智多晶Sealion(海狮)系列的一款121-ball mBGA封装的FPGA, 规模为5,040 逻辑单元(LUTs),采用优化的低功耗55nm工艺,其核电压为1.2V。其主要资源如下:
AT32F407RCT7编写应用程序通过串口或CAN总线向SL2E-5E-8M121I发送控制命令,在SL2E-5E-8M121I里编写步进电机、电磁铁、LED的驱动程序。使用SL2E-5E-8M121I对AT32F407RCT7的IO进行扩展,使整个系统功能分区明确,升级优化只需要对AT32F407RCT7的程序进行修改即可。
- |
- +1 赞 0
- 收藏
- 评论 0
本文由段腾龙提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
相关推荐
【应用】国产海狮系列FPGA SL2E-5E用于扩展外设接口,集成flash,工作频率高达300MHz
西安智多晶的SL2E-5E是一款集成了5K逻辑单元的小规模FPGA,但是比CPLD容量更大,能实现更多的逻辑设计,同时该FPGA内部集成了Flash,不需要再外接配置用的Flash,简化了电路设计。
【应用】智多晶海狮2000系列FPGA用于小基站AAU,具有丰富的逻辑资源,核电压1.2V/3.3V
基站中必须使用FPGA来实现物理层协议中的数字功能,推荐使用智多晶海狮2000系列FPGA。
【应用】智多晶FPGA驱动LCD屏,基于55nm制程逻辑单元可达25K在片内实现任何LCD接口时序电路
市面上的LCD屏类别很多,在需要屏幕的产品开发阶段往往需要对屏幕进行测试,就需要设计驱动板点亮LCD屏幕继而进行亮度,色域等参数的评估,而目前很难有一款集成芯片能够兼容不同接口、不同分辨率的屏幕。智多晶FPGA基于55nm制程逻辑单元可达25K,轻松在片内实现任何LCD接口时序电路,并且可编程重配置能够实现在一款板子上兼容不同屏幕的需求。
【经验】如何在FPGA上实现低成本开根号运算?
开根号运算是科学计算和工程应用中基本而重要的运算之一,在QuartusII和ISE开发软件中,都集成了开根号的ip核,这些底层源码对于用户来说是不可见的,那么如何在西安智多晶的FPGA中实现开根号运算,是本文要探讨的课题。
【选型】国产FPGA SL2-25E-8U324替代XC6SLX16 CSG324用于工业伺服控制器,有效应对交期问题
客户在工业伺服控制器中用到一款Xilinx FPGA,但因为交期问题需要国产化替代,使用型号是XC6SLX25-CSG324,主要用于做逻辑控制和与MCU交互数据、进行数据处理,给客户推荐了西安智多晶SL2-25E-8U324,可以兼容替代。
SA5Z-30 FPGA 配置用户指南
描述- 本指南详细介绍了西安智多晶微电子有限公司的SA5Z-30 FPGA的配置过程和用户接口。内容包括配置模式(SCM、SSPI、SCPU、MSPI、JTAG)、配置流程、重配置方法(手动和自动)、多片配置方式(ganged和daisy-chain),以及上电期间IO行为。指南还提供了配置接口列表、时序图和参数表,以帮助用户理解和实施FPGA配置。
型号- SA5Z-30
【经验】西安智多晶5000系列FPGA内嵌MCU调试测试指南
西安智多晶推出的Seal 5000 FPGA SA5Z-30系列内部合封Cortex M3硬核,最高主频可达200Mhz,32KB数据RAM和128KB指令RAM。本文针对FPGA内嵌M3硬核的使用做简洁的开发过程。
SA5Z-30 FPGA 开发板 FPGA 参考设计
描述- 本文档提供了西安智多晶微电子有限公司SA5Z-30 FPGA开发板的FPGA参考设计,旨在帮助用户快速上手。文档详细介绍了开发环境、相关文档、工程目录结构、工程复现过程,并提供了多个参考设计示例,包括UART、DDR_TEST、PHY_LOOP、HDMI_UART和HDMI_OV5640等。
型号- SA5Z-30,SA5Z-30-D1-8U213C
【经验】智多晶FPGA上实现LTE削峰算法PC-CFR
CFR算法是一种直接在数字域上面处理的方法,对于超出设定门限值的信号,直接在数字域上进行处理和消除。目前CFR算法有PW-CFR、NS-CFR和PC-CFR,常用的还是PC-CFR,其削峰能力最佳,本文就针对PC-CFR算法,在智多晶AD9365射频开发板上进行测试和实现。
Seal(海豹)SA5Z-30 FPGA 产品手册
描述- 西安智多晶微电子有限公司发布的SA5Z-30 FPGA产品手册详细介绍了该系列FPGA的特性、资源、结构和封装。该系列基于28nm工艺,具备丰富的逻辑资源和高性能可编程逻辑单元,适用于无线通信、工业控制、图像处理等领域。
型号- 海豹5000系列,SA5Z-30-D2,SA5Z-30-ES,SA5Z-30-D0-UBGA324,SA5Z-30-D0,SA5Z-30-D1,SA5Z-30-D1-UBGA213,SA5Z-30-D2-8U213C5,SA5Z-30,SA5Z-30-D1-8U213C4,SA5Z-30-D2-8U213C6,SA5Z-30-D2-UBGA213,SEAL 5000系列,SA5Z-100-D1-8U324C,SA5Z-30-D0-8U324C6,SA5Z-30 系列,SA5Z-30-D1-8U213C,SA5Z-30-D2-8U213C
Sealion 2000 FPGA PLL 动态调频应用指导
描述- 本资料为西安智多晶微电子有限公司发布的Sealion 2000 FPGA PLL动态调频应用指导,主要介绍了Sealion 2000系列FPGA中PLL(锁相环)模块的动态调频功能。内容包括PLL模块概述、动态调频测试环境、相关模块说明、PLL原语模块、wb2pll模块等,详细阐述了如何通过WISHBONE接口动态调整PLL输出时钟的频率,实现动态调频功能。
型号- SEALION 2000
Sealion(海狮)2000 系列 FPGA数据手册
描述- 西安智多晶微电子有限公司的Sealion 2000系列FPGA是一款基于55nm工艺的低功耗FPGA,适用于低成本、低功耗应用。该系列FPGA具备丰富的逻辑资源和存储器模块,支持多种I/O标准和配置模式,并提供内置Flash和SDRAM等功能。
型号- SL2D-25E,2000S,SL2E-5E,SEALION 2000S,SL2E-5E-8M121I,2000E,SL2-12E-8F256C,SEALION 25K,SL2-18,SEALION 5K,2000E 系列,SL2S-25 V,SEALION 2000E 系列,SL2-12,SL2S-12E,2000,SL2E-7V-8U400I,SL2S-25 E,SL2-25 V,2000 系列,SL2E-7 E,SL2E-7V,SL2E-5 E,SEALION 2000,SL2S-12E-8E176C,SL2S-12 V,SL2E-5E-8N84I,SL2E-7 V,SL2-25 E,SL2D-25 V,SL2E,SL2S-25,SL2S-12 E,SL2D,SL2S-12E-8F256C,SEALION 2000 系列,SL2-12 V,SL2-5,SL2S-25E-8U213C,SL2D-25 E,SL2-7,SEALION 7K,SL2E-7E,SL2S-25E,SL2S,SL2-25E-8U324C,SL2-12 E,SL2S-12,SEALION 12K,SL2,SEALION 2000D,SEALION 2000E,SL2-25
智多晶FPGA选型表
FPGA选型参数:28nm hpc+工艺,自 LUT6 架构,嵌入MCU,30K~325K LUT4,内置100/200/400个25X18/18X18/9X9专用乘法器,硬核 Memory DDR controller,PCIe-Gen2/3,1Mbps/s 采样,12bit ADC,支持 DDR4-1866Mbps,LVDS 1.25Gbps,Serdes 3.1Gbps~12.5Gbps,3D 合封 DDR2、DDR3 、DDR4
产品型号
|
品类
|
封装
|
LUTS
|
Flip-Flops
|
Slices
|
CLB
|
Flash(Kbits)
|
Max Distributed Ram (Kbits)
|
Embedded memory
(Kbits)
|
Number of Block SRAM(9 Kbits/block)
|
Embedded
18x18multipliers
|
General purpose PLLs+DLLs
|
Global Clock Networks
|
User I/O Banks
|
Max user I/O(注1)
|
SL2E-5E-8W81I
|
FPGA
|
81-ball WLCSP,0.4mm
|
5040
|
5040
|
2520 (LUT:FF=1:1)
|
630
|
512
|
40
|
108
|
12
|
16
|
2+2
|
16
|
6
|
199
|
选型表 - 智多晶 立即选型
SA5Z-30 FPGA 器件概述
描述- 西安智多晶微电子有限公司的SA5Z-30系列FPGA器件采用28nm工艺,具备丰富的逻辑资源、高性能可编程逻辑单元、低功耗特性、嵌入式和分布式存储、高性能灵活的I/O单元以及合封DDR2/3 SDRAM存储。适用于无线通信、工业控制、图像处理、人工智能、数据处理中心及云信息等行业。
型号- SA5Z-30-D3-U256,SA5Z-30,SA5Z-30-D0-U324,SA5Z-30-D1-U213,SA5Z-30-D2-U256,SA5Z-30 系列,SA5Z-30-D2,SA5Z-30-D0-8U324C,SA5Z-30-D3,SA5Z-30-D0,SA5Z-30-D1
【经验】解析智多晶合封系列FPGA中DDR2的应用
合封系列FPGA可以应用在需要大量缓存数据的场合,比如工业数据采集卡、视频处理应用以及无线通信中的数据采集板,如果各位读者朋友们有需要用到FPGA+DDR2架构的,可以联系智多晶,智多晶会提供完整的DDR2 Control IP,甚至亲手为用户写好应用层部分的程序,并为用户调试好。
电子商城
现货市场
登录 | 立即注册
提交评论