【产品】核心互联国内首推支持PCIE 5.0的时钟发生器,PCIe Gen 5 Jitter<15fs
核芯互联发布国内首颗支持PCIE 5.0的时钟发生器CLG52147系列芯片,PCIe Gen 5 Jitter<15fs。业界领先的时钟IC供应商核芯互联发布了满足新一代PCI Express®(PCIe®)5.0规范的时钟发生器芯片CLG52147,配合之前发布的时钟Buffer CLB53156系列,可以为用户提供完整PCIE时钟解决方案组合。
核芯互联的CLG52147系列和CLB53156系列可以提供同类型产品领先的抖动性能,具有显著的设计余量,具有出色的频率灵活性和可配置的交流电参数对信号完整性进行优化,可以工作在全工业温度范围内,满足PCI Express (PCIe) Gen 1/2/3/4/5的时钟抖动要求,支持SSC(展频),使用推拉式HCSL输出端能够确保最低的功耗,同时接受电路板空间和外部终端电阻,从而提高BOM整合。
基础概念
· Jitter,时钟抖动,是对于同一时钟而言的, 是时钟源引起的,用来描述被测时钟与理想时钟在时域的偏差(单位为 ps RMS,皮秒均方根)。时钟抖动越小越好。
· Skew,时钟偏斜,是对于多个时钟线而言的,是时钟树不平衡引起的。时钟偏斜越小越好。
· 频率稳定性,用来描述被测时钟频率与理想时钟频率的偏差(单位ppm,百万分之一)。频率越稳定(ppm越小)越好。
PCIe Serdes在时钟驱动下收发串行数据流。Serdes所用时钟由PHY内的PLL生成,PLL的参考时钟由外部提供或从接收数据流中恢复出来。
PCIe协议指定标准的参考时钟为HCSL电平的100MHz时钟,Gen1~Gen4下要求收发端参考时钟精度在±300ppm以内,Gen5要求频率稳定性±100ppm。一颗性能优秀的参考时钟是整个PCIe系统成功的基础。
CLG52147核心指标
CLG52147是一颗高性能的PCIe参考时钟发生器,使用25MHz晶振或时钟输入,采用3.3V供电,符合PCIe Gen1/2/3/4/5规范,支持SRNS和Common Clock架构,支持SSC以降低EMI。CLG52147具有业界领先的抖动指标,PCIe Gen 5 Jitter<15fs。CLG52147有9个独立的控制引脚用来开启或关断输出以降低功耗。
CLG52147采用QFN48封装,可以输出9路时钟。
CL52147已经开放样品申请,有需要请联系世强平台。
- |
- +1 赞 0
- 收藏
- 评论 2
本文由犀牛先生转载自核芯互联,原文标题为:国内首颗支持PCIE 5.0的时钟发生器,本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关推荐
【产品】初始精度最高可达±0.02%的电压基准源CLREF20,1/f噪声电压仅为4.8μVpp@输出电压2.5V
2020年2月13日——核芯互联科技有限公司近期发布了低噪声、高精度电压基准源CLREF20系列产品,该系列属于核芯互联高精度信号链PrecisionS产品线。核芯互联PrecisionS高精度信号链产品系列包含电压基准源、运算放大器、AD/DA转换器和时钟芯片,核芯互联努力为用户提供低成本、高精度、高稳定性的信号链IC产品。
【产品】满足PCIe 5.0规范的低抖动时钟Buffer芯片,附加抖动仅6fs,支持低功耗HCSL和LVDS
随着PCIe接口的不断升级换代,如今第五代已经开始普及,对于时钟树的要求也更为严苛。针对这种不断升级的挑战,核芯互联推出了满足PCIe 5.0规范的低抖动时钟Buffer芯片CLB53156,同时也提供PCIe Gen 1/2/3/4的前向兼容性。
【产品】核芯互联发布16/14/12位单通道DAC系列芯片,内部集成8ppm/℃高精度基准源
核芯互联发布16/14/12位单通道DAC芯片CL4651,CL4451,CL4251,CL4660, CL4460, CL4260,最高具有16位性能,提供小于1LSB的线性度,同时内部集成8ppm/℃的高精度基准源。同时支持SPI和I²C的输入。
【IC】核芯互联推出支持PCIe Gen 6的时钟发生器CLG440,拥有业界最领先的抖动性能,符合CK440Q标准
芯互联CLG440是一颗专为高性能服务器、计算中心应用推出的支持PCIe 6.0、符合CK440Q标准的高性能时钟发生器。CLG440拥有业界最领先的抖动性能,在PCIe 6.0 CC Clock架构下抖动典型值仅为6fs,为用户提供超高的性能余量,以应对PCIe 5.0以及6.0的设计。
CLB53156 PCI-Express第1代、第2代、第3代、第4代和第5代扇出缓冲区
描述- CLB53156是一款支持PCI Express Gen 1至Gen 5的时钟缓冲器,具有低功耗、高集成度等特点。该器件可提供六个PCIe时钟输出,并具备I2C控制功能,适用于网络存储、多功能打印机、无线接入点和路由器等领域。
型号- CLB53156
CLB2305:3.3V零延迟时钟缓冲器
描述- CLB2305是一款3.3V零延迟时钟缓冲器,适用于高速时钟分配。它具有自动掉电功能,工作频率范围为10MHz至200MHz,提供五个低抖动时钟输出。该器件内置锁相环(PLL),可锁定到REF引脚上的输入时钟。所有部件在无上升沿时进入掉电模式,此时输出禁用且PLL关闭。
型号- CLB2305
核芯互联聚焦模拟信号链芯片研发,荣获中国Top10模拟芯片公司
日前,全球电子技术领域领先媒体集团AspenCore在2022年中国IC领袖峰会上重磅发布“中国IC设计100家排行榜”,向中国半导体业界人士展示了100家最优秀的IC设计公司。核芯互联获评其中“十大模拟芯片公司”。
核芯互联(CORELINK)公司简介&产品及方案介绍
描述- 核芯互联科技(青岛)有限公司是一家专注于高端芯片设计和研发的企业,总部位于青岛崂山区,并在北京、上海和深圳设有研发中心。公司拥有100余名全职员工,其中包括12名博士和两名中国工程院院士顾问。公司致力于科技创新,主要产品包括高速高精度ADC、工业级MCU以及高性能RISC-V+AI+DSP异构SoC。公司拥有丰富的研发团队,成员多毕业于清华北大和北美名校,具有多年业界工作经验。
型号- CL-Q0,CLADP12B125,CIADS16B1M,CL-Q4,CLAD24B19K,CLRF5356,CL-Q7,CL-P5,CLADS16B10M,CLAMP2097,CLAMP2031,CLADP12B1000
CLB30110晶体或差分至LVCMOS/LVTTL时钟缓冲器
描述- 该资料为Hexinhulian公司的CLB30110晶体或差分至LVCMOS/LVTTL时钟缓冲器数据手册。介绍了该产品的功能、特性、电气参数和应用信息,包括支持多种电源模式、低延迟、高频率输出等。
型号- CLB30110
【技术】解析时钟Buffer芯片及关键参数
时钟芯片是高性能通讯系统中必不可少的核心芯片,其性能及可靠性直接影响着通讯系统的主要性能和系统稳定性。本文中电科星拓将为大家详细讲解下时钟Buffer的分类和关键参数等。
浅谈5G小基站中时钟发生器的应用
随着5G技术的快速发展,5G小基站成为了实现网络密集覆盖的关键技术之一。而在5G小基站中,时钟发生器扮演着至关重要的角色。本文赛思将从时钟发生器在5G小基站中的应用出发,探讨其重要性、应用特点及面临的挑战,并提出相应的解决方案。
【选型】支持8-50MHz晶体输入的Au5411A-QMR时钟buffer用于通信管理机,可简化电路节约PCB板空间
电源、时钟、复位时硬件电路三大核心电路,具有举足轻重的地位,对于产品的正常工作非常重要,本文主要介绍奥拉电子时钟buffer Au5411A-QMR在一款通信管理机中的应用。
【IC】锐星微全新推出支持PCIe Gen5的时钟发生器RS2CG440系列
RS2CG440是专为高性能计算和数据中心应用的下一代英特尔平台设计推出的低抖动时钟发生器。作为锐星微PCIe产品线的最新产品,RS2CG440符合CK440Q标准的国产服务器时钟发生器。RS2CG440针对英特尔CK440Q规范而开发,为客户提供灵活、高裕量、高性能的合成器,以应对PCIe Gen5的设计挑战。
时钟buffer的核心作用有哪些?
时钟buffer,也被称为时钟缓冲器,在现代电子设备中扮演着举足轻重的角色。本文中赛思来为大家介绍时钟buffer的核心作用,希望对各位工程师朋友有所帮助。
电子商城
现货市场
服务
支持GSM / GPRS 等多种制式产品的射频测试,覆盖所有上行和下行的各项射频指标,包括频差、相差、调制、功率、功控、包络、邻道泄漏比、频谱、杂散、灵敏度、同道干扰、邻道干扰、互调、阻塞等等。满足CE / FCC / IC / TELEC等主流认证的射频测试需求。
实验室地址: 深圳 提交需求>
提供是德(Keysight),罗德(R&S)测试测量仪器租赁服务,包括网络分析仪、无线通讯综测仪、信号发生器、频谱分析仪、信号分析仪、电源等仪器租赁服务;租赁费用按月计算,租赁价格按仪器配置而定。
提交需求>
登录 | 立即注册
提交评论