【经验】如何提高产品的抗干扰能力和电磁兼容性?
在研制带MCU数字处理器的电子产品时,如何提高抗干扰能力和电磁兼容性?
一、下面的一些系统要特别注意抗电磁干扰:
1. 微控制器时钟频率特别高,总线周期特别快的系统。
2. 系统含有大功率,大电流驱动电路,如产生火花的继电器,大电流开关等。
3. 含微弱模拟信号电路以及高精度A/D变换电路的系统。
二、为增加系统的抗电磁干扰能力采取如下措施:
1. 选用频率低的微控制器:
选用外时钟频率低的微控制器可以有效降低噪声和提高系统的抗干扰能力。同样频率的方波和正弦波,方波中的高频成份比正弦波多得多。虽然方波的高频成份的波的幅度,比基波小,但频率越高越容易发射出成为噪声源,微控制器产生的最有影响的高频噪声大约是时钟频率的3倍。
2. 减小信号传输中的畸变
微控制器主要采用高速CMOS技术制造。信号输入端静态输入电流在1mA左右,输入电容10pF左右,输入阻抗相当高,高速CMOS电路的输出端都有相当的带载能力,即相当大的输出值,将一个门的输出端通过一段很长线引到输入阻抗相当高的输入端,反射问题就很严重,它会引起信号畸变,增加系统噪声。当Tpd>Tr时,就成了一个传输线问题,必须考虑信号反射,阻抗匹配等问题。
信号在印制板上的延迟时间与引线的特性阻抗有关,即与印制线路板材料的介电常数有关。可以粗略地认为,信号在印制板引线的传输速度,约为光速的1/3到1/2之间。微控制器构成的系统中常用逻辑电话元件的Tr(标准延迟时间)为3到18ns之间。
在印制线路板上,信号通过一个7W的电阻和一段25cm长的引线,线上延迟时间大致在4~20ns之间。也就是说,信号在印刷线路上的引线越短越好,最长不宜超过25cm。而且过孔数目也应尽量少,最好不多于2个。
当信号的上升时间快于信号延迟时间,就要按照快电子学处理。此时要考虑传输线的阻抗匹配,对于一块印刷线路板上的集成块之间的信号传输,要避免出现Td>Trd的情况,印刷线路板越大系统的速度就越不能太快。
用以下结论归纳印刷线路板设计的一个规则:信号在印刷板上传输,其延迟时间不应大于所用器件的标称延迟时间。
3、减小信号线间的交叉干扰:
A点一个上升时间为Tr的阶跃信号通过引线AB传向B端。信号在AB线上的延迟时间是Td。在D点,由于A点信号的向前传输,到达B点后的信号反射和AB线的延迟,Td时间以后会感应出一个宽度为Tr的页脉冲信号。在C点,由于AB上信号的传输与反射,会感应出一个宽度为信号在AB线上的延迟时间的两倍,即2Td的正脉冲信号。这就是信号间的交叉干扰。干扰信号的强度与C点信号的di/at有关,与线间距离有关。当两信号线不是很长时,AB上看到的实际是两个脉冲的迭加。
CMOS工艺制造的微控制由输入阻抗高,噪声高,噪声容限也很高,数字电路是迭加100~200mV噪声并不影响其工作。若图中AB线是一模拟信号,这种干扰就变为不能容忍。如印刷线路板为四层板,其中有一层是大面积的地,或双面板,信号线的反面是大面积的地时,这种信号间的交叉干扰就会变小。原因是,大面积的地减小了信号线的特性阻抗,信号在D端的反射大为减小。特性阻抗与信号线到地间的介质的介电常数的平方成反比,与介质厚度的自然对数成正比。若AB线为一模拟信号,要避免数字电路信号线CD对AB的干扰,AB线下方要有大面积的地,AB线到CD线的距离要大于AB线与地距离的2~3倍。可用局部屏蔽地,在有引结的一面引线左右两侧布以地线。
4、减小来自电源的噪声
电源在向系统提供能源的同时,也将其噪声加到所供电的电源上。电路中微控制器的复位线,中断线,以及其它一些控制线最容易受外界噪声的干扰。电网上的强干扰通过电源进入电路,即使电池供电的系统,电池本身也有高频噪声。模拟电路中的模拟信号更经受不住来自电源的干扰。
5、注意印刷线板与元器件的高频特性
在高频情况下,印刷线路板上的引线,过孔,电阻、电容、接插件的分布电感与电容等不可忽略。电容的分布电感不可忽略,电感的分布电容不可忽略。电阻产生对高频信号的反射,引线的分布电容会起作用,当长度大于噪声频率相应波长的1/20时,就产生天线效应,噪声通过引线向外发射。
印刷线路板的过孔大约引起0.6pF的电容。
一个集成电路本身的封装材料引入2~6pF电容。
一个线路板上的接插件,有520nH的分布电感。一个双列直扦的24引脚集成电路扦座,引入4~18nH的分布电感。
这些小的分布参数对于这行较低频率下的微控制器系统中是可以忽略不计的;而对于高速系统必须予以特别注意。
6、元件布置要合理分区
元件在印刷线路板上排列的位置要充分考虑抗电磁干扰问题,原则之一是各部件之间的引线要尽量短。在布局上,要把模拟信号部分,高速数字电路部分,噪声源部分(如继电器,大电流开关等)这三部分合理地分开,使相互间的信号耦合为最小。
7、处理好接地线
印刷电路板上,电源线和地线最重要。克服电磁干扰,最主要的手段就是接地。
对于双面板,地线布置特别讲究,通过采用单点接地法,电源和地是从电源的两端接到印刷线路板上来的,电源一个接点,地一个接点。印刷线路板上,要有多个返回地线,这些都会聚到回电源的那个接点上,就是所谓单点接地。所谓模拟地、数字地、大功率器件地开分,是指布线分开,而最后都汇集到这个接地点上来。与印刷线路板以外的信号相连时,通常采用屏蔽电缆。对于高频和数字信号,屏蔽电缆两端都接地。低频模拟信号用的屏蔽电缆,一端接地为好。
对噪声和干扰非常敏感的电路或高频噪声特别严重的电路应该用金属罩屏蔽起来。
8、用好去耦电容。
好的高频去耦电容可以去除高到1GHz的高频成份。陶瓷片电容或多层陶瓷电容的高频特性较好。设计印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,提供和吸收该集成电路开门关门瞬间的充放电能;另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容为0.1μF的去耦电容有5nH分布电感,它的并行共振频率大约在7MHz左右,也就是说对于10MHz以下的噪声有较好的去耦作用,对40MHz以上的噪声几乎不起作用。
1μF,10μF电容,并行共振频率在20MHz以上,去除高频率噪声的效果要好一些。在电源进入印刷板的地方和一个1μF或10μF的去高频电容往往是有利的,即使是用电池供电的系统也需要这种电容。
每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10μF。最好不用电解电容,电解电容是两层薄膜卷起来的,这种卷起来的结构在高频时表现为电感,最好使用胆电容或聚碳酸酝电容。
去耦电容值的选取并不严格,可按C=1/f计算;即10MHz取0.1μF,对微控制器构成的系统,取0.1~0.01μF之间都可以。
三、降低噪声与电磁干扰的一些经验。
①能用低速芯片就不用高速的,高速芯片用在关键地方。
②可用串一个电阻的办法,降低控制电路上下沿跳变速率。
③尽量为继电器等提供某种形式的阻尼。
④使用满足系统要求的最低频率时钟。
⑤时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳要接地。
⑥用地线将时钟区圈起来,时钟线尽量短。
⑦I/O驱动电路尽量靠近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。
⑧MCD无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。
⑨闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。
⑩印制板尽量使用45折线而不用90折线布线以减小高频信号对外的发射与耦合。
⑪印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。
⑫单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。
⑬时钟、总线、片选信号要远离I/O线和接插件。
⑭模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。
⑮对A/D类器件,数字部分与模拟部分宁可统一下也不要交叉。
⑯时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚远离I/O电缆。
⑰元件引脚尽量短,去耦电容引脚尽量短。
⑱关键的线要尽量粗,并在两边加上保护地。高速线要短要直。
⑲对噪声敏感的线不要与大电流,高速开关线平行。
⑳石英晶体下面以及对噪声敏感的器件下面不要走线。
②①弱信号电路,低频电路周围不要形成电流环路。
②②任何信号都不要形成环路,如不可避免,让环路区尽量小。
②③每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
②④用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。
- |
- +1 赞 0
- 收藏
- 评论 0
本文由LTT转载自韬略科技,原文标题为:如何提高产品的抗干扰能力和电磁兼容性,本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关研发服务和供应服务
相关推荐
植物培育机的EMC辐射超标严重问题的整改案例分享
随着技术的发展和产品的迭代,市场竞争越来越激烈,要想获得生存空间就必须主动迎合市场需求。本次韬略科技分享的案例就是为了迎合客户需求而设计的一款小型植物培育机。
设计经验 发布时间 : 2024-11-14
【经验】LVDS线路的EMC对策
LVDS即低压差分信号是目前最常见的差分传输系统,由于其高速传输能力、低功耗、低电压的特性优势,广泛应用于各种设备。与USB、HDMI等外部接口相比,LVDS多用于连接基板与屏的内部接口,同时在产品进行EMC测试时,LVDS也是经常遇到的一大问题点。韬略科技本篇介绍了一系列有关的对策。
设计经验 发布时间 : 2021-07-24
【经验】解析以太网辐射超标原因及其整改方案分享
某网络机顶盒有一个HDMI接口、一个网口、若干USB端口,塑料外壳。进行辐射骚扰测试时,该机顶盒的网口传输模式测试超标。韬略科技就本篇解析以太网辐射超标原因及其整改方案分享。
设计经验 发布时间 : 2021-07-25
【选型】韬略科技(TOP-FLIGHT)展频IC、叠层共模/绕线共模/大电流共模/BDL滤波器、ESD、高分子材料、TVS、晶体闸流管、一体成型功率电感选型指南
目录- 公司简介 时钟展频IC BDL EMI 滤波器 大电流共模滤波器 EMI+ESD 复合器件 叠层共模滤波器/绕线共模滤波器 大功率TVS 高分子聚合物静电抑制器 先进陶瓷静电抑制器 TVS管/晶体闸流管 一体成型功率电感和EMC测试项目 各国电子产品认证要求
型号- TEPC0R2V05B1X,0.2KP-SMF,TLDCM7035-2-501TF,TMMPL111004,TF2010A4X SERIES,5KP-SMC,TESC3R0V05B1X,TF0806A2X430MT,TLCML2012-2-121,TEVD12R0V24B1X,TSSBXXXB1X,TEVC1R0V05B1X,TESD500R0V05B1X,3128,TEVA0R4V05D4X,TLDCM1513-2-301TF,TESB3R0V24B1X,1108,TSSCXXXB1X,TF2010A4X,5KP-SMC SERIES,TSMAXXXB1X SERIES,TF2010A4X900MT,0.4KP-SMA SERIES,TEVD300R0V05D1X,TLCML2012-2-900,6.6KP SERIES,TF2010A4X121MT,10KP SERIES,TEPC0R2V12B1X,TEVC3R0V05B1X,5KP,TEVC25R0V05B1X,TSSDXXXB1X SERIES,TSSBXXXB1X SERIES,TEVG15R0V24B2X,TF2010A4X201MT,TEVC10R0V3B1X,TF0806A2X670MT,TEPB0R2V05B1X,TESC0R15V05B1,6.6KP,TEF0806A2X900MT,TF0806A2X900MT,TF1210A2X900MT,TF2010A4X670MT,TEF1210A2X900MT,TEPB0R2V12B1X,TEPC0R2V09B1X,2501,TEF2012A4X101MT,TEVB20R0V12B1X,TF0806A2X,TEVD0R6V05B1X,TLCML2012-2-201,8KP,15KP SERIES,15KP,TEVH0R6V05D2X,TEVJ0R4V05D4X,TMMPI040402,TMMPL131205,TESC3R0V24B1X,0.2KP-SMF SERIES,TF1210A2X650MT,TSSDXXXB1X,TEF1210A2X500MT,0.4KP-SMA,TSMAXXXB1X,0.6KP-SMB SERIES,TEVG0R6V05D2X,5228,TF0806A2X SERIES,1.5KP-SMC SERIES,TLDCM4745-2-102TF,TEVB10R0V3B1X,1.5KP-SMC,TEVB25R0V05B1X,5KP SERIES,8KP SERIES,10KP,TESD400R0V14B1X,TEVD22R0V15B1X,TEPC0R05V24B1X,TMMPI050502,TEVD0R7V05D4X,TEPB0R2V09B1X,TEVB0R5V05B1X,TGMPL020201,TLCML2012-2-371,TEVP0R4V05D2X,TF2010A4X161MT,0.6KP-SMB,TEVB3R0V05B1X,TLCML4532-2-601,TEVD0R6V3B1X,TSSCXXXB1X SERIES,TEVD1R5V05B1X,TGMPI020101,TLDCM1211-2-701TF,TLCML4532-2-282,TEVC15R0V12D1X,TEF1210A2X350MT,TF1210A2X350MT,TESB3R0V05B1X,TMMPI070603
【应用】韬略科技BDL滤波器用于直流电机,显著抑制电机辐射噪声
本文主要介绍韬略科技新型BDL滤波器在直流电机上的应用,除了对抑制电机辐射噪声有显著效果外,也能应用于如IC信号线,电源线,和差分信号线上。其新型且独特的电理特性,相较于普通电容会有更好的EMC效果。
应用方案 发布时间 : 2021-05-08
韬略科技车载以太网共模电感和滤波器,为不同标准和应用下的EMC问题提供专器专用方案
针对不同的测试标准和应用场景,要选择合适的元器件,以此达到事半功倍的效果,特别是针对EMC问题,有专器专用的说法。韬略科技经过多年的技术积累,推出了自己在百兆网(TECMI3225-2-201TF)和千兆网(TECMI3225-2-800TF)这块的技术方案,给广大工程师多提供了一种解决方案。
应用方案 发布时间 : 2024-11-04
【应用】BDL滤波器BDL1206S035V101T用于小风扇,滤波频率高达10GHz,电路应用简单
为解决风扇辐射发射的问题,经过沟通,推荐韬略科技的BDL滤波器,主要用在9V输入的地方,型号为BDL1206S035V101T。
应用方案 发布时间 : 2022-06-30
探索校企合作模式,深化产教融合,西安科技大学副校长黄英维等一行莅临深圳市韬略科技有限公司走访
近日,西安科技大学与深圳市韬略科技有限公司携手开展“访企拓岗促就业 校企融合谋发展 培育新质生产力”系列活动,旨在深化校企合作,促进人才培养与产业发展的紧密对接,共同培育具备创新能力和实践精神的新时代人才。
原厂动态 发布时间 : 2024-06-22
【经验】EMC技巧——以ISO 7637-2项目为例
本文韬略科技主要介绍7637项目里最刺激的两个波形,P5A和P5B,其波形主要模拟因线束不良连接,蓄电池被松开的瞬间,此时交流发电机正对蓄电池充电,其他电气负载接在交流发电机的电路上的波形。
设计经验 发布时间 : 2022-05-24
【应用】韬略科技BDL滤波器可替代多颗MLCC电容用于电源旁路,美国军工专利结构具有极低的寄生参数
韬略科技明星产品BDL滤波器,美国军工专利结构,具有极低的寄生参数,在频域上能降低高频噪声,在时域上能有效抑制电源纹波。在IC电源旁路上有极好的应用,一颗BDL能替代多颗MLCC电容。
应用方案 发布时间 : 2021-05-09
低成本的汽车电子零部件类产品的电源端口EMC设计方案参考
随着新能源汽车和自动驾驶的超高速发展,电源相关类的芯片在汽车应用越来越多,同时也频繁地出现EMC的挑战和问题。为解决共模电感的封装大的问题,以及成本问题,在某些场合下BDL器件就凸显其强大的优势。详细了解BDL器件的话,可以联系韬略科技公司便可以获取BDL器件更为详细的资料和信息。
设计经验 发布时间 : 2024-05-19
韬略科技双线平衡滤波器选型表
韬略科技提供双线平衡滤波器的选型:Chip Size:0603、0805、1206、1210;SRF(MHz):35~900MHz;Rated Voltage (V):10~500V;Capacitance (A/B):50~50000 pF
产品型号
|
品类
|
Chip Size
|
SRF(MHz)
|
Rated Voltage (V)
|
Capacitance (A/B)
|
Tolerance
|
BDL0603S035V100T
|
双线平衡滤波器
|
0603
|
35
|
10
|
50000 pF
|
±20%
|
选型表 - 韬略科技 立即选型
【经验】一文教你如何设计好一款屏蔽罩?
韬略科技通过本文对如何屏蔽达到最好效果进行讲解,对各方面进行分析得出结论:我们想要选一款屏蔽效果好一点的屏蔽罩,需要尽量的增大屏蔽罩的反射损耗和吸收损耗,两个起到决定性的作用,同时兼顾材料的成本,设计出性价比高的屏蔽罩。
设计经验 发布时间 : 2021-08-31
爱普生硬核产品+韬略科技EMC设计经验分享,一场关于EMC的技术盛宴
EPSON展频晶振SG-9101系列是一种通过调整时钟频率降低EMI电磁干扰的可编程晶振,频率可编程范围0.67MHz~170MHz(每步1ppm),扩展频率范围±0.25%~±4%。SG-9101新品提供更宽广的操作温度范围,及降低50%的消耗电流,SG-9101使用时可选购搭配现有的SG-Writer II专用刻录器,即可自行定义SG-9101可降低电磁干扰(EMI)展频晶体振荡器的中心频率。
设计经验 发布时间 : 2024-05-11
电子商城
现货市场
服务
提供消费和车载电子静电摸底测试服务,测试接触放电和空气放电士20KV±20%,并将针对测试出的问题给出ESD整改方案。支持到场/视频直播测试,资深专家全程指导。
实验室地址: 深圳 提交需求>
提供辐射发射测试、传导发射预测试、EMI噪声频率扫描服务。消费电子辐射发射预测试频率范围30MHz-1GHz、 车载电子9KHz-3GHz,并针对问题给出EMC整改方案。支持到场/视频直播测试,资深专家全程指导。
实验室地址: 深圳 提交需求>
登录 | 立即注册
提交评论