【应用】智多晶低功耗FPGA SL2-25E-8F256C在会议音箱系统中的应用
以前的一个会议室只有一个音箱,在开会的时候,距离音箱近的人觉得声音大,距离远的人觉得声音小。为了提高远程会议效果,现在的设计是一个会议室放置多个音箱,让每个人听到的效果都是相同的,增强体验感。这样就需要一款芯片来控制这些音箱的同步问题,最简单的办法就是采用FPGA芯片来控制多个音箱时钟同步。
在此选用的是西安智多晶的FPAG SL2-25E-8F256C,产品在室内应用,所以SL2-25E-8F256C这款商业级别的工作问题 0℃—85℃是可以满足产品需求。产品设计中需要多个IO控制多个音箱,SL2-25E-8F256C是256-ball FBGA封装 ,有8个IO模块,242个独立IO,支持可编程总线保持、可编程上拉电阻、可编程下拉电阻、可编程延迟、可编程驱动能力以及可编程slew-rate控制,以及热插拔的优化,同时还支持支持驱动阻抗匹配(Rs),完全满足产品IO设计要求。
产品设计主要是控制多个音箱同步,SL2-25E-8F256C集成有2+2通用PLL+DLL数量 ,16个全局时钟,包含8个主时钟及8个次时钟,以及全局和辅助时钟网络以提供可靠,有效且低偏斜的时钟管理与综合,可以在HqFpga软件中对PLL进行重配置时钟频率或者相位,可以满足不同音箱的同步时钟需求。另外25K逻辑资源, 采用LUT4查找表,可高达98%的资源利用率。内置硬核DSP ,最大主频频率Fmax=400MHz为产品设计提供了有力保障。
FPGA逻辑单元框图如下:
SL2-25E-8F256C使系统设计师在降低成本的同时又能够满足不断增长的应用要求,在低成本、低功耗FPGA市场处于领导地位。对于低成本的小型应用,本FPGA无疑是最理想的选择。
- |
- +1 赞 0
- 收藏
- 评论 4
本文由梧桐叶提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
评论
全部评论(4)
-
一半清醒一半醉 Lv5. 技术专家 2021-09-10学习
-
刘冬梅 Lv3. 高级工程师 2021-09-08学习
-
阿尼古 Lv8. 研究员 2021-08-05学习
-
好运常伴吾 Lv8. 研究员 2021-07-12学习
相关推荐
【应用】国产海狮系列FPGA SL2E-5E用于扩展外设接口,集成flash,工作频率高达300MHz
西安智多晶的SL2E-5E是一款集成了5K逻辑单元的小规模FPGA,但是比CPLD容量更大,能实现更多的逻辑设计,同时该FPGA内部集成了Flash,不需要再外接配置用的Flash,简化了电路设计。
【应用】智多晶海狮2000系列FPGA用于小基站AAU,具有丰富的逻辑资源,核电压1.2V/3.3V
基站中必须使用FPGA来实现物理层协议中的数字功能,推荐使用智多晶海狮2000系列FPGA。
【应用】基于智多晶2000系列FPGA的MIPI接口解决方案
本文主要介绍智多晶2000系列FPGA单片如何实现MIPI接口。常规的MIPI接口实现是使用MIPI协议专用PHY芯片,使用外部PHY芯片会增大PCB面积,也会提高成本。使用智多晶2000系列FPGA单片实现视频处理和MIPI接口,智多晶的2000系列FPGA的LVDS的IO速率理论最高可以达到1.2Gbps,搭配外部分压电阻网络可以实现MIPI接口,满足2K图像的传输,能够显著提高产品的竞争力。
【经验】如何在FPGA上实现低成本开根号运算?
开根号运算是科学计算和工程应用中基本而重要的运算之一,在QuartusII和ISE开发软件中,都集成了开根号的ip核,这些底层源码对于用户来说是不可见的,那么如何在西安智多晶的FPGA中实现开根号运算,是本文要探讨的课题。
【经验】西安智多晶5000系列FPGA内嵌MCU调试测试指南
西安智多晶推出的Seal 5000 FPGA SA5Z-30系列内部合封Cortex M3硬核,最高主频可达200Mhz,32KB数据RAM和128KB指令RAM。本文针对FPGA内嵌M3硬核的使用做简洁的开发过程。
SA5Z-30 FPGA 配置用户指南
本指南详细介绍了西安智多晶微电子有限公司的SA5Z-30 FPGA的配置过程和用户接口。内容包括配置模式(SCM、SSPI、SCPU、MSPI、JTAG)、配置流程、重配置方法(手动和自动)、多片配置方式(ganged和daisy-chain),以及上电期间IO行为。指南还提供了配置接口列表、时序图和参数表,以帮助用户理解和实施FPGA配置。
智多晶 - 现场可编程门阵列,FPGA,SA5Z-30
【经验】智多晶FPGA上实现LTE削峰算法PC-CFR
CFR算法是一种直接在数字域上面处理的方法,对于超出设定门限值的信号,直接在数字域上进行处理和消除。目前CFR算法有PW-CFR、NS-CFR和PC-CFR,常用的还是PC-CFR,其削峰能力最佳,本文就针对PC-CFR算法,在智多晶AD9365射频开发板上进行测试和实现。
Sealion 2000 FPGA PLL 动态调频应用指导
本资料为西安智多晶微电子有限公司发布的Sealion 2000 FPGA PLL动态调频应用指导,主要介绍了Sealion 2000系列FPGA中PLL(锁相环)模块的动态调频功能。内容包括PLL模块概述、动态调频测试环境、相关模块说明、PLL原语模块、wb2pll模块等,详细阐述了如何通过WISHBONE接口动态调整PLL输出时钟的频率,实现动态调频功能。
智多晶 - 现场可编程门阵列,FPGA,SEALION 2000
Seal(海豹)SA5Z-30 FPGA 产品手册
西安智多晶微电子有限公司发布的SA5Z-30 FPGA产品手册详细介绍了该系列FPGA的特性、资源、结构和封装。该系列基于28nm工艺,具备丰富的逻辑资源和高性能可编程逻辑单元,适用于无线通信、工业控制、图像处理等领域。
智多晶 - 现场可编程门阵列,FPGA,海豹5000系列,SA5Z-30-D2,SA5Z-30-ES,SA5Z-30-D0-UBGA324,SA5Z-30-D0,SA5Z-30-D1,SA5Z-30-D1-UBGA213,SA5Z-30-D2-8U213C5,SA5Z-30,SA5Z-30-D1-8U213C4,SA5Z-30-D2-8U213C6,SA5Z-30-D2-UBGA213,SEAL 5000系列,SA5Z-100-D1-8U324C,SA5Z-30-D0-8U324C6,SA5Z-30 系列,SA5Z-30-D1-8U213C,SA5Z-30-D2-8U213C
智多晶FPGA选型表
FPGA选型参数:28nm hpc+工艺,自 LUT6 架构,嵌入MCU,30K~325K LUT4,内置100/200/400个25X18/18X18/9X9专用乘法器,硬核 Memory DDR controller,PCIe-Gen2/3,1Mbps/s 采样,12bit ADC,支持 DDR4-1866Mbps,LVDS 1.25Gbps,Serdes 3.1Gbps~12.5Gbps,3D 合封 DDR2、DDR3 、DDR4
产品型号
|
品类
|
封装
|
LUTS
|
Flip-Flops
|
Slices
|
CLB
|
Flash(Kbits)
|
Max Distributed Ram (Kbits)
|
Embedded memory
(Kbits)
|
Number of Block SRAM(9 Kbits/block)
|
Embedded
18x18multipliers
|
General purpose PLLs+DLLs
|
Global Clock Networks
|
User I/O Banks
|
Max user I/O(注1)
|
SL2E-5E-8W81I
|
FPGA
|
81-ball WLCSP,0.4mm
|
5040
|
5040
|
2520 (LUT:FF=1:1)
|
630
|
512
|
40
|
108
|
12
|
16
|
2+2
|
16
|
6
|
199
|
选型表 - 智多晶 立即选型
SA5Z-30 FPGA 数据手册
本资料为西安智多晶微电子有限公司的SA5Z-30 FPGA数据手册,详细介绍了SA5Z-30 FPGA的特性和应用。该器件属于Seal(海豹)5000系列,基于28 nm工艺,提供丰富的逻辑资源、高性能可编程逻辑单元、灵活的片内时钟、嵌入式和分布式存储、高性能I/O单元等特性,适用于无线通信、工业控制、图像处理、人工智能等领域。
智多晶 - 现场可编程门阵列,FPGA,SA5Z-30-D1-U213,SA5Z-30-D2-U256,SA5Z-30-D2,SA5T-325,SA5Z-30-D3,SA5Z-30-D0,SA5Z-30-D1,SA5T-100,SA5T-366,SA5Z-50,SA5Z-30,SA5Z-30-D0-U324,SA5Z-30-D0-8U324C,工业控制,图像处理,人工智能,数据处理中心,无线通信,有线通信,云信息
【经验】解析智多晶合封系列FPGA中DDR2的应用
合封系列FPGA可以应用在需要大量缓存数据的场合,比如工业数据采集卡、视频处理应用以及无线通信中的数据采集板,如果各位读者朋友们有需要用到FPGA+DDR2架构的,可以联系智多晶,智多晶会提供完整的DDR2 Control IP,甚至亲手为用户写好应用层部分的程序,并为用户调试好。
智多晶SA5T-100系列FPGA DP IP简介
西安智多晶微电子有限公司的SA5T-100 FPGA属于Seal(海豹)5000系列器件,本系列器件建立在一个优化、高性能28nm工艺基础之上。通过使用低成本设计,并将新架构与多个优化功能的嵌入式模块融合来实现高速FPGA,使系统设计师在降低成本的同时又能够满足不断增长的高性能应用要求。
SL2-25E FPGA(车规级)数据手册
本资料为西安智多晶微电子有限公司的SL2-25E FPGA(车规级)数据手册,详细介绍了该款FPGA的特性和应用。SL2-25E FPGA基于55nm工艺,具备丰富的逻辑资源、低功耗、高性能和高可靠性,适用于汽车电子等高可靠性要求的应用场景。
智多晶 - 现场可编程门阵列,FPGA,SL2D-25E,SL2-25E,SL2S-12E,SL2E-5E,SL2E,SL2S-22E-8FA256C,SL2E-2V,SL2E-4V,SL2E-7V,SL2,SL2S-25E,SL2S,SL2-25E-8U324A
【经验】西安智多晶FPGA Sealion2000系列的IP核详解
随着CPLD/FPGA的规模越来越大、设计越来越复杂,调用IP核成为了一种解决方法,因此选型时不仅要评估硬件性能,还要评估IP核是否丰富。笔者服务的LED显示屏项目用了西安智多晶Sealion2000系列,客户问到了IP核相关问题,本文对其进行了整理。
电子商城
现货市场
登录 | 立即注册
提交评论