【应用】智多晶低功耗FPGA SL2-25E-8F256C在会议音箱系统中的应用
以前的一个会议室只有一个音箱,在开会的时候,距离音箱近的人觉得声音大,距离远的人觉得声音小。为了提高远程会议效果,现在的设计是一个会议室放置多个音箱,让每个人听到的效果都是相同的,增强体验感。这样就需要一款芯片来控制这些音箱的同步问题,最简单的办法就是采用FPGA芯片来控制多个音箱时钟同步。
在此选用的是西安智多晶的FPAG SL2-25E-8F256C,产品在室内应用,所以SL2-25E-8F256C这款商业级别的工作问题 0℃—85℃是可以满足产品需求。产品设计中需要多个IO控制多个音箱,SL2-25E-8F256C是256-ball FBGA封装 ,有8个IO模块,242个独立IO,支持可编程总线保持、可编程上拉电阻、可编程下拉电阻、可编程延迟、可编程驱动能力以及可编程slew-rate控制,以及热插拔的优化,同时还支持支持驱动阻抗匹配(Rs),完全满足产品IO设计要求。
产品设计主要是控制多个音箱同步,SL2-25E-8F256C集成有2+2通用PLL+DLL数量 ,16个全局时钟,包含8个主时钟及8个次时钟,以及全局和辅助时钟网络以提供可靠,有效且低偏斜的时钟管理与综合,可以在HqFpga软件中对PLL进行重配置时钟频率或者相位,可以满足不同音箱的同步时钟需求。另外25K逻辑资源, 采用LUT4查找表,可高达98%的资源利用率。内置硬核DSP ,最大主频频率Fmax=400MHz为产品设计提供了有力保障。
FPGA逻辑单元框图如下:
SL2-25E-8F256C使系统设计师在降低成本的同时又能够满足不断增长的应用要求,在低成本、低功耗FPGA市场处于领导地位。对于低成本的小型应用,本FPGA无疑是最理想的选择。
- |
- +1 赞 0
- 收藏
- 评论 4
本文由梧桐叶提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
评论
全部评论(4)
-
一半清醒一半醉 Lv5. 技术专家 2021-09-10学习
-
刘冬梅 Lv3. 高级工程师 2021-09-08学习
-
阿尼古 Lv8. 研究员 2021-08-05学习
-
好运常伴吾 Lv8. 研究员 2021-07-12学习
相关推荐
【应用】国产海狮系列FPGA SL2E-5E用于扩展外设接口,集成flash,工作频率高达300MHz
西安智多晶的SL2E-5E是一款集成了5K逻辑单元的小规模FPGA,但是比CPLD容量更大,能实现更多的逻辑设计,同时该FPGA内部集成了Flash,不需要再外接配置用的Flash,简化了电路设计。
应用方案 发布时间 : 2022-03-08
【应用】国产智多晶FPGA助力自动化测试设备扩展上百GPIO口,解决MCU端口不足痛点,核电压为1.2V
在一款自动化测试设备上,需要控制5个步进电机、86个电磁铁和几十个指示灯,以及外部通讯接口,使用的雅特力的AT32F407RCT7,由于控制逻辑并不复杂,需要使用的IO会比较多,因此需要对MCU的IO口进行扩展。客户希望在扩展的控制芯片增加步进电机的驱动,只需要发送指令就可以控制电机的旋转。推荐了智多晶的FPGA SL2E-5E-8M121I。
应用方案 发布时间 : 2023-04-14
【应用】基于智多晶Sealion 2000系列FPGA的工业控制解决方案,具有低功耗优势
智多晶Sealion 2000系列FPGA基于低功耗工艺设计,旨在满足低成本高性价比客户的需求,使系统设计师在降低成本的同时又能够满足不断增长的应用要求,在低成本、低功耗FPGA市场处于领导地位。
应用方案 发布时间 : 2021-03-25
【经验】如何在FPGA上实现低成本开根号运算?
开根号运算是科学计算和工程应用中基本而重要的运算之一,在QuartusII和ISE开发软件中,都集成了开根号的ip核,这些底层源码对于用户来说是不可见的,那么如何在西安智多晶的FPGA中实现开根号运算,是本文要探讨的课题。
设计经验 发布时间 : 2020-07-22
【选型】国产FPGA SL2-25E-8U324替代XC6SLX16 CSG324用于工业伺服控制器,有效应对交期问题
客户在工业伺服控制器中用到一款Xilinx FPGA,但因为交期问题需要国产化替代,使用型号是XC6SLX25-CSG324,主要用于做逻辑控制和与MCU交互数据、进行数据处理,给客户推荐了西安智多晶SL2-25E-8U324,可以兼容替代。
器件选型 发布时间 : 2021-09-01
【经验】西安智多晶5000系列FPGA内嵌MCU调试测试指南
西安智多晶推出的Seal 5000 FPGA SA5Z-30系列内部合封Cortex M3硬核,最高主频可达200Mhz,32KB数据RAM和128KB指令RAM。本文针对FPGA内嵌M3硬核的使用做简洁的开发过程。
设计经验 发布时间 : 2022-10-10
【经验】智多晶FPGA上实现LTE削峰算法PC-CFR
CFR算法是一种直接在数字域上面处理的方法,对于超出设定门限值的信号,直接在数字域上进行处理和消除。目前CFR算法有PW-CFR、NS-CFR和PC-CFR,常用的还是PC-CFR,其削峰能力最佳,本文就针对PC-CFR算法,在智多晶AD9365射频开发板上进行测试和实现。
设计经验 发布时间 : 2020-09-19
Seal(海豹)SA5Z-30 FPGA 产品手册
型号- 海豹5000系列,SA5Z-30-D2,SA5Z-30-ES,SA5Z-30-D0-UBGA324,SA5Z-30-D0,SA5Z-30-D1,SA5Z-30-D1-UBGA213,SA5Z-30-D2-8U213C5,SA5Z-30,SA5Z-30-D1-8U213C4,SA5Z-30-D2-8U213C6,SA5Z-30-D2-UBGA213,SEAL 5000系列,SA5Z-100-D1-8U324C,SA5Z-30-D0-8U324C6,SA5Z-30 系列,SA5Z-30-D1-8U213C,SA5Z-30-D2-8U213C
SA5Z-30 FPGA 器件概述
型号- SA5Z-30-D3-U256,SA5Z-30,SA5Z-30-D0-U324,SA5Z-30-D1-U213,SA5Z-30-D0-U324C,SA5Z-30-D2-U256,SA5Z-30 系列,SA5Z-30-D2,SA5Z-30-D3,SA5Z-30-D0,SA5Z-30-D1
【IC】智多晶28nm FPGA家族SEAL5000系列新发SA5Z-100,采用低功耗28nm@LUT6工艺
2022年的下半年,西安智多晶28nm SEAL5000家族系列喜迎重量级新成员SA5Z-100,采用先进低功耗的28nm@LUT6工艺,集成高达8个通道13.1Gbps的高速SerDes,支持PCIe2.0 x4以及HDMI2.1等接口协议。
新产品 发布时间 : 2022-12-19
【经验】解析智多晶合封系列FPGA中DDR2的应用
合封系列FPGA可以应用在需要大量缓存数据的场合,比如工业数据采集卡、视频处理应用以及无线通信中的数据采集板,如果各位读者朋友们有需要用到FPGA+DDR2架构的,可以联系智多晶,智多晶会提供完整的DDR2 Control IP,甚至亲手为用户写好应用层部分的程序,并为用户调试好。
设计经验 发布时间 : 2021-05-26
SA5Z-50 FPGA 器件概述
型号- SA5Z-50-D0-7F484,SA5Z-50,SA5Z-50-D0-U324,SA5Z-50-D0-F484,SA5Z-50-D0-7U196,SA5Z-50-D0-U196,SA5Z-50-D0-8U324C,SA5Z-50-D0,SA5Z-50 系列,SA5Z-50-D1
电子商城
现货市场
登录 | 立即注册
提交评论