Silicon Labs适用于信息娱乐和数字驾驶舱处理单元且符合AEC-Q100标准的时序方案
信息娱乐和数字驾驶舱处理单元可提供乘客体验、驾驶员反馈、数据处理以及其他网络功能。系统架构正在从传统的音响本体设计转变为数字驾驶舱,由此更加需要更高带宽处理能力、数据路径连接性和互连速度来为音频、视频、驾驶员反馈以及其他用户体验功能提供支持。为应对这一挑战,系统设计者正在采用更高保真音频DSP、PCIe数据总线以及更高速度的处理器平台。可能包含的某些功能要求ASIL等级,因此设计者必须将提高功能安全等级纳入其中。随着体系结构的不断发展,时序成为一项更为重要的设计考量因素。参考时钟数量的增加,可支持各种整数和分数相关频率,同时采用单端和差分格式且所有的抖动性能特性要求都更为严格。SILICON LABS(芯科科技)的Si5332时钟发生器解决方案符合AEC-Q100标准,非常适合提供数字驾驶舱或信息娱乐系统设计所需的所有单端和差分时钟,同时还可提供标准石英晶体和振荡器解决方案无法提供的其他特性和功能。
Silicon Labs可以帮助客户定制时序解决方案,以提供音频 DSP、处理器、多协议连接和高速PCIe数据总线所需的所有参考时钟。
汽车信息娱乐系统设计传统上采用石英晶体和振荡器时序组件来满足时序要求。支持更高保真音频、视频和添加功能需要更多的参考时钟,这些参考时钟需要混合变化频率并采用差分和LVCMOS格式且所有的抖动性能要求都更为严格。
选择最佳的时序解决方案首先要梳理所有参考时钟、性能水平以及设计中所需的相关时序功能(常称为时钟树)。每种单独设计都有其独特的时钟树,但是通常需要单端时钟和差分时钟组合。在梳理时钟树和选择集成时序解决方案时,建议考虑以下方面:
1、可靠性:石英晶体和振荡器组件都是易受冲击和发生振动故障的机械设备。甚至连符合AEC-Q200标准的设备都具有较高FIT失效率,且通常是系统设计中失效率最高的组件。在系统设计中添加越来越多的石英晶体和振荡器组件不仅会增加物料表和系统总成本,还会增加可靠性方面的顾虑,因为石英元件易受冲击和发生振动故障。一种更好的方法是将石英晶体和振荡器组件集成到一个时钟发生器解决方案中。采取这种方法会大大降低与设计时序部分相关的FIT失效率,同时还会提供有益于时钟树设计的许多其他功能,例如减少EMI/EMC的扩频功能、频率选择和故障监控。
2、频率灵活性:信息娱乐和数字驾驶舱设计通常需要不同频率的组合(在不同输出电压下具有不同输出格式级别)。Silicon Labs获得专利的MultiSynth输出分频技术在高达12输出的整数和分数相关输出频率上均可提供0ppm合成错误,同时保持业界最佳的抖动性能。每种输出都可以单独设置为特定的输出格式级别,
3、安全合规性:一些系统设计或设计模块可能需要更高程度的安全合规性,以符合新的汽车安全完整性等级(ASIL)。在这些应用中,可能需要参考时钟冗余和/或健康监测来达到系统级安全目标。Silicon Labs的Si5332时钟发生器具有针对冗余的多个时钟输入、输入参考健康监测、参考信号损耗故障检测指示器以及从主输入源迁移至二次输入源的能力。
4、EMI/EMC:需要单端和差分参考时钟组合来支持各种不同功能。单端LVCMOS参考时钟是高速数字设计中的常见发射源,并且通常是满足CISPR Class-4和Class-5发射要求的关键所在。Silicon Labs通过在AEC-Q100时钟发生器中提供互补性LVCMOS输出驱动器选件克服了这一挑战。系统设计者通过遵循AN1237中建议的设计指南,可以最大程度地减少LVCMOS时钟产生的发射,并可充分利用时钟发生器解决方案可提供的所有优势。
5、功能集和集成:Silicon Labs的时钟发生器配备了许多可简化设计的功能,例如减少差分PCIe时钟上EMI的扩频功能、音频时钟上的频率选择功能、硬件输出使能控制、多配置文件选择以及带有故障检测的冗余时钟输入功能。实现低抖动性能始终是优先考虑的事项,因此Silicon Labs的时钟发生器在所有电源引脚上都包含了片上LDO,从而带来了业界最佳的PSNR性能。通过片上实现抑制外部电源和板级噪声极大减少了电源滤波所需的外部组件数量,从而降低了电路板空间和成本,并确保了输出时钟抖动性能符合数据表规格限值。
6、PCIe时序:PCI-Express是用于信息娱乐和数字驾驶舱设计中的常见数据总线,这增加了系统设计中每个PCIe端点对低抖动差分参考时钟的需求。Silicon Labs的Si5332时钟发生器能够提供符合Pcie Gen1/2/3/4/5的HCSL输出时钟,还提供符合AEC-Q100标准的独立PCIe Gen1/2/3/4/5时钟发生器与缓冲器。这些设备具有高度集成的HCSL输出驱动器,可匹配85ohm或100ohm传输线路,而无需任何外部端接,从而可最大程度降低PCB面积和成本。正确测量PCIe参考时钟上的抖动并不容易,因此为简化流程并消除混淆,Silicon Labs开发了PCIe时钟抖动工具。
7、定制:Silicon Labs的ClockBuilder Pro软件工具可指导用户轻松、逐步地生成针对时钟树要求的配置文件。配置文件完成后,ClockBuilder Pro可针对用户的设计专门分配一个定制部件号,提供相关数据表附录,并允许用户将其保存以备后用。
方框图
合适的产品列表
- |
- +1 赞 0
- 收藏
- 评论 0
本文由宝丁转载自Silicon Labs,原文标题为:汽车信息娱乐和数字驾驶舱处理单元,本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关推荐
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
Silicon Labs提供适合所有数据中心服务器体系结构的可编程时钟发生器、缓冲器
Silicon Labs提供大量高度集成、低抖动可编程时钟发生器和固定功能PCIe Gen1/2/3/4/5时钟发生器和缓冲器产品组合,非常适合所有类型的服务器体系结构,无论CPU供应商平台为何。
Silicon Labs提供用于加速器卡设计的定制时钟发生器,降低组件数量、PCB面积和整体系统成本
Silicon Labs(芯科科技)广泛的可编程时钟发生器解决方案组合可以轻松定制,以便将加速器卡设计中所需的所有参考时钟合并到单一IC解决方案中,从而减少组件数量、PCB面积和整体系统成本。
【经验】时钟发生器Si5341型号定制以及输出串扰问题解决方法
Silicon Labs公司推出的时钟发生器Si5341最大能够支持10路差分输出,输出频率范围100Hz~712.5MHz,输出抖动范围均小于100 fs(0.1 ps),并且Si5341内部带有模拟锁相环,配合Silicon Labs的专利MultiSynth技术,能够以0 ppm合成所需的频点,本文将详细介绍Si5341型号定制以及输出串扰问题解决方法。
【应用】十路输出时钟的时钟发生器Si5341用于5G CU平台的时钟链路设计,时钟频点范围100Hz~1028MHz
本文推荐使用Silicon Labs高性能时钟发生器Si5341用于5G CU的主控平台时钟设计,有多达十路输出时钟,时钟频点范围是100Hz~1028MHz,涵盖了5G CU主控平台所需的全部频点,时钟路数足够多,可以尽量减少晶振的用量。
【经验】Silicon Labs时钟发生器SI5332时钟差分信号变单端输出问题及处理方法
Silicon Labs时钟发生器SI5332在使用CB Pro软件配置好电平之后,有工程师会有疑问,原本配置好的3.3V 125MHz lVDS电平 OUT/OUTB是否可以在配置不动的情况下单独分开做两个125MHZ单端时钟输出?本文将为你解析。
【经验】如何使用CBPro软件配置时钟发生器Si5332的晶体输入端电容
Silicon Labs的时钟发生器Si5332支持外置晶体/晶振/参考时钟输入,也支持内置晶体的版本,目前使用较多的是内置晶体版本,但部分用户在设计时由于自身需求仍然选择外置晶体,而选择外置晶体时通常会发现配置的晶体无法正常启动或者启动时间不太理想,如果使用CBPro软件适当配置Si5332,可以避免大部分问题。本文就将介绍如何使用CBPro软件配置Si5332的晶体输入端电容。
【经验】如何实现SI534X/SI538X时钟发生器SPI在线编程?
Silicon Labs SI534X、SI538X时钟发生器包括基于模拟PLL的SI5340、SI5341和基于DSPLL技术的SI5342、SI5344 、SI5345、SI5342H、SI5344H、SI5346、SI5347、SI5348以及无线专用时钟SI5380、SI5382、SI5386等时钟芯片产品。目前在光通信、数据中心、服务器、小基站、光模块等产品中有广泛的应用
【经验】时钟发生器Si5332接地PAD引起的频率计划烧录失败问题及解决方式
Si5332支持多个输出端,每个输出端有独立的输出电压,使用ClockBuilder Pro可以快速轻松地配置频率计划,并且有专门的烧录器可通过I²C接口烧录到芯片内的NVM,但是有时候接地PAD引起的频率计划烧录失败,本文将简要分析。
【应用】时钟发生器SI5351A-B-GTR用于智能音箱,以0 ppm误差产生200 MHz的任意频率合成输出
本文推荐Silicon Labs的SI5351A-B-GTR这颗小封装的时钟发生器作为智能音箱的参考时钟源,替代相关的各种时钟源。SI5351芯片是可通过I2C接口配置的时钟发生器,能以0 ppm误差产生高达200 MHz的任意频率合成输出。
【应用】3通道输出的Silicon labs时钟发生器可用于视频直播终端,输出频率误差0ppm
时钟发生器SI5351A-B-GT可用在视频直播终端产品中,主要为主板启动时提供初始化时钟信号,让主板能够启动。内置晶体,可工作在25MHZ或27MHZ晶体,由2个锁相环PLLA和PLLB进行相位锁定,通过分频器再分成3个频率输出通道,给主板提供信号源。
【应用】SDI编解码技术应用之基于高精度时钟发生器的高清视频同步系统设计
在SDI高清视频系统中,我们运用世强代理的Silicon Labs公司系列高精度时钟发生器Si5324,Si5332,Si5338,Si5341,Si5345,Si552等,来组建起整个SDI同步系统。产品覆盖了SD-SDI,HD-SDI,3G-SDI,6G-SDI,12G-SDI等标清、高清和超清的各种SDI标准高低端应用,为SDI设备提供最优的时钟性能。
时钟发生器Si5351的版本B和版本A有什么变化,推荐使用哪个版本?
时钟发生器Si5351目前主推版本B,版本B和版本A的主要变化有:(1)RevB:频率输出范围是2.5 kHz到200 MHz;RevA:8 kHz 到160 MHz。(2)输出阻抗RevB是50欧姆,RevA是85欧姆。(3)RevB不支持24-QSOP封装。
【选型】光模块误码仪时钟源推荐高性能时钟发生器SI5340配合京瓷晶振CX3225SB,精度极高
误码设备本身需要测试不同速率的光模块,针对不同速率的光模块还需要不同的频率源作为倍频的信号时钟源。高性能的时钟发生器推荐Silicon Labs高性能时钟发生器SI5340系列,输入的参考晶振推荐京瓷,CX3225SB系列,经过了大量市场验证可放心使用。
【产品】可提供4个PCIe时钟输出的PCIe时钟发生器,支持100MHz的串行ATA(SATA)
Si52144是一款由Silicon Labs(芯科科技)推出的支持扩频的PCIe时钟发生器,可以提供4个PCIe时钟和25 MHz参考时钟,符合PCI-Express Gen 1,Gen 2,Gen 3,Gen 3 SRNS,Gen 4标准。该器件具有四个用于使能输出的硬件输出使能引脚,以及一个用于控制PCIe时钟输出上的扩频的硬件引脚。 除硬件控制引脚外,I2C可编程性还可用于动态控制。
电子商城
现货市场
服务
可定制风扇尺寸覆盖18x18x04mm~165x165x25mm,随散热器大小而定制;风扇转速范围:1000 RPM~16500 RPM。支持DC风扇,直流风扇轴流风机,鼓风机以及电脑笔记本风扇等产品定制。
最小起订量: 500pcs 提交需求>
可定制温度范围-230℃~1150℃、精度可达±0.1°C;支持NTC传感器、PTC传感器、数字式温度传感器、热电堆温度传感器的额定量程和输出/外形尺寸/工作温度范围等参数定制。
提交需求>
登录 | 立即注册
提交评论