【应用】Keysight ADS CILD和SIPro助力PCIE 5.0设计layout前后验证
随着人工智能技术的飞速发展,对运算能力的需求不断提升,高速总线也面临着更大的挑战。因此,在PCIE 4.0发布仅仅两年后,PCI-SIG便于2019年5月发布了PCIE 5.0规范。相比较之前PCIE 4.0的16GT/s,PCIE5.0 将信号速率翻倍到了32GT/s,x16双工带宽更是接近128GB/s。极高的信号速率,使得PCIE5.0能够更好的支持对吞吐量要求高的高性能设备,如用于AI的GPU,网络设备等等。
2019年底,Intel便出货了支持PCIE 5.0的Agilex FPGA,也拉开了PCIE 5.0时代的大幕
(一)PCIE 5.0主要指标
由于速率的翻倍,PCIE 5.0在均衡,损耗等指标上,与前代均有较大差别。
1、拓扑结构
上图展示了基本的双连接器PCIE拓扑结构,这种结构被广泛应用于服务器、存储和加速器系统。
在PCIE 5.0中,当线路损耗过大,或使用多个连接器时,可以在信号拓扑中加入Re-timer以提高系统信号质量。关于加入Re-timer后的拓扑结构,在之后的章节会有具体的介绍。
2、损耗
上述拓扑结构中包括各种损耗组件,而PCIe 5.0已经为这些组件制定了如下的损耗预算。可以看到,整体通道的损耗在16GHz时不能高于36dB。
1System Board budget includes the baseboard, riser card, the baseboard-to-riser-card, and PCIe card electromechanical (CEM) form factor connectors.
3、均衡
PCIE 5.0在发射端和接收端都使用了均衡技术来提高信号质量。
A. Tx EQ
在发射机端,PCIE 5.0沿用了PCIE 4.0的三阶FIR滤波器(如下图所示),通过对信号高频分量的抬高和低频分量的减少来弥补这一影响。
B. RX EQ
与Tx均衡不同,在接收端,PCIE 5.0对PCIE 4.0的均衡进行了升级,二阶CTLE和三阶DFE被用来替换前代的一阶CTLE和二阶DFE,以应对更高的信号速率,使闭合的眼图张开。通过CTLE可以减小由更高频通道损耗造成的影响。而DFE则可以进一步减少ISI带来的影响。
通过实施以上技术,PCIE 5.0在PCIE 4.0的基础上实现了速度翻倍,同时,其信号延迟和编码开销也大幅优化。
(二)PCIE 5.0 面对的挑战
1、无源通道设计
在(一)中介绍到PCIE 5.0对整体信道的损耗有严格的要求。下表中对比了PCIE4.0在16GT/s速率下,与PCIE 5.0在32GT/s速率下的损耗要求。
可以看到,虽然PCIE 5.0的速率提高了一倍,损耗要求却没有下降太多。这意味对设计的损耗控制要求提高了几乎一倍。
使用低损耗或超低损耗的材料的固然使减少损耗的一个方法,但其在降低了损耗的同时,也大大提高了产品的成本。如果能够在使用较低成本材料的同时,通过对叠层,传输线结构的调整,达到符合要求的通道性能,无疑能使产品获得更大的竞争力。平衡成本与性能之间的关系,将成为工程师们不得不面对的挑战。
2、Repeater使用
PCIe 4.0对通道损耗的要求是8GHz小于28dB,而5.0则是16GHz小于36dB,若大于这些值,接收机不能保证可以正确地解出信号。控制损耗固然是解决方法之一,但对于损耗过大的设计,受到产品结构,尺寸和成本的限制,留给工程师的优化空间往往十分有限,因此Repeater被使用来给予看似绝望的设计一线生机。
Repeater的目的是为了避免抵达接收机的信号恶化太严重以至于无法被正确识别,在信道中提前对信号做处理。
以PCIe 5.0为例,因成本的考虑不能用太贵的板材,若初步的通道设计差损48dB@16GHz,为了让信号可以正确地传送,可以选择在通道中间加上Repeater,这样就可以把通道的设计拆成两半,Repeater和RX各分担24dB@16GHz的差损。关于Repeater的使用我们会在后面章节4.2作更深入的探讨。
Repeater是由一个RX加上TX芯片所组成,而依信号处理方式的不同分为两类,Retimer和Redriver:
A.Retimer
有CDR(Clock Data Recovery,时钟恢复),若TX到该Retimer之前的通道设计符合Retimer的规范,则信号可以被正确的还原,之前的通道损耗和抖动都可以被Retimer消除,因此就像TX的位置被移动到Retimer,对SI工程师来说,信号就可以走得更远了。
B. Redriver
没有CDR,因此只能补偿信号的衰减,无法去除抖动。
(三)应对PCIE5.0设计挑战
针对以上提到的设计难题,KEYSIGHT Pathwave 平台提供了完整的解决方案。
1、无源通道设计
在(二)中介绍到,无源通道的损耗是PCIE 5.0设计中的一大挑战。为了平衡成本与性能,工程师需要进行大量的预研,在layout之前评估出适合的PCB材料,传输线和叠层结构等。在使设计符合协议要求的同时,尽可能降低产品的成本。
而针对设计完成的layout,工程师需要准确的提取其中的S参数,用于验证通道损耗是否符合设计要求。由于PCIE 5.0的奈奎斯特频率高达16GHz,工程师需要一款能够在高频情况下准确高效提取通道S参数的工具。
在Keysight ADS中,CILD和SIPro两个工具,可以分别满足layout前后的设计验证要求。
A. 传输线结构设计(Pre-layout)
工程师在正式layout之前,需要预先确定设计的叠层,材料和走线结构。为了控制产品的成本,超低损耗材料往往无法很普遍的被使用。受到材料的约束,工程师更需要通过合理的叠层和线宽,线间距设置,降低通道的损耗。
这里,以Dk=3.8, Df=0.005的低损耗材料,core/pp介质厚度3/6mil,85ohm阻抗为例,对比不同的传输线线宽与线间距对损耗的影响。
在Keysight ADS中,CILD是专门用于在layout前构建传输线结构,并仿真其主要参数的工具。在CILD中,可以通过设定目标阻抗,使用优化模式自动优化出符合阻抗要求的线宽和线间距。如下图中,统计出了8种不同的线宽及线间距组合。
CILD的传输线模型还可以导入ADS原理图中,通过Batch Simulation对各种线宽线间距的组合进行扫描。如下图所示,对8种传输线结构都进行了仿真,得到了16GHz时的损耗。
可以发现随着线宽的增宽,传输线的损耗逐步下降。4/10的情况下,相较2.2/3损耗下降了超过1.5dB。考虑到case 4~7的pitch虽然增加了近50%,但是损耗仅减小了0.3dB。选择Case4或Case5的情况进行layout,既减少了损耗,又可以保证足够的走线空间。
除了线宽与线间距,CILD层也可以考虑材料参数和叠的变化。通过ADS CILD的使用,用户可以对传输线结构进行快速评估,获得设计参考。
B. Layout EM验证(Post-layout)
完成layout之后,工程师需要使用电磁仿真工具提取layout的S参数对设计进行验证。由于PCIE 5.0的高速率,工程师使用的电磁仿真工具需要能在高频段也能快速准确提取出S参数。同时,设计中往往会使用背钻来解决过孔stub的问题,因此也要求电磁仿真器能准确提取该部分信息。
ADS SIPro是一款专用于PCB仿真的电磁仿真工具。其使用独有的混合算法,可以快速提取信号走线(包含过孔)的频域模型,验证设计完成的layout性能。这一频域模型可以直接转换成ADS 的原理图,用于电路仿真,如时域瞬态仿真,通道仿真等。同时,ADS 提供了过孔设计工具Via Designer,使用有限元方法进行过孔结构的仿真设计。
2、Repeater应用
上文提到过提到Repeater的工作原理,工程师往往需要判断Repeater的使用时机和方式。通过ADS 通道仿真器,可以对是否使用Repeater以及Repeater的摆放位置进行规划与验证。
A. 是否需要使用Repeater
这里提供两种判断方式,方法I比较简单但较粗糙,方法II适用于获得芯片的AMI模型的情况,可以得到很接近真实的眼图,建议初期先用方法I做系统规划,再用方法II来验证。
I.损耗评估法
透过S参数仿真,比较通道损耗(包括封装)和PCIe规范的损耗标准,若通道损耗超过标准,则建议使用Repeater。
II.统计眼图法
ADS通道仿真器(Channel Simulator),用于分析经过通道后的信号质量。信道仿真器具有两种模式,其中统计学模式是是德科技专利技术,是目前串行接口的主流仿真工具。
以下探讨是否有AMI模型的判断方式
没有AMI模型:
把信道的S参数带入通道仿真器 (Channel Simulator ) ,并设定PCIe协会对芯片规范的Jitter和EQ(De-emphasis, CTLE, DFE),找出最好的EQ组合,若该组合不能符合协会订定的眼图张开标准(5.0, 眼高15mV,眼宽0.3UI),建议使用Repeater。
有AMI模型:
不用自己设定Jitter和EQ,且眼图张开标准有可能会比协会订定的还宽松(例如眼高10mV,眼宽0.2UI,比协会规范的EYE MASK还小),这取决于RX芯片的算法能力,建议参考RX AMI模型的应用文件。若仿真得到的眼图张开不能符合该RX AMI建议的值,建议使用Repeater。
B. Repeater的摆放位置
Retimer
由于Retimer送出的信号已经将信号时钟对准,可以把Retimer位置视为新的TX位置,并针对协会对损耗的规范来摆放Retimer。透过损耗评估法,得到以下的黄色区间是适合摆放Retimer的位置,在该区间符合TX to Retimer和Retimer to RX之间的通道差损小于36dB@16GHz。
一旦决定Retimer的位置后,可以将两段S参数(TX to Retimer和Retimer to RX)连同Retimer AMI模型用通道仿真器来判断最后RX的眼图是否符合该RX的要求(再次强调,应该要参考RX AMI的应用文档来设定EYE MASK),若不符合要求,可以前后调整一下Retimer位置后,再用通道仿真验证,直到RX的眼图符合该RX的要求为止。
Redriver
由于没有CDR,因此在评估时无法将Redriver的位置视为新的TX位置,因为从Redriver送出的信号会带有之前信道累积的Jitter。有了这样的认知,我们在判断Redriver的位置就应该更加保守,类似下图。
确定位置后,一样也需要透过信道仿真器来判断RX的眼图是否符合RX规范。
Repeater加在Baseboard还是Ricer Card上?
在参考文献[1]中也有讨论以下两种常见的Repeater摆放位置(Topology 2 and 3),最后仿真结果也都远优于协会规范,这表示在系统设计上还有许多优化空间,例如可以选择较低成本的板材,或是走线可以走得更长。
Topology 1 - 无Retimer,Baseboard用Ultra-Low-Loss板材
Topology 2 - Retimer加在Riser card上,Baseboard用Ultra-Low-Loss板材
Topology 3 - Retimer加在Baseboard上,Baseboard用Low-Loss板材
(四)PCIe 5.0仿真实例
以下是我们基于PCIe 5.0的规范设定的Retimer测试模板。通过仿真结果我们可以看到,即使进到Retimer前的眼图已经完全关闭(Retimer in),但通过CDR以及均衡器的处理,再次送出张开的眼睛(Retimer TXout),来协助RX正确地使眼图张开(RX out)。
参考文献
[1] Elene Chobanyan, Casey Morrison, Pegah Alavi, “End-to-End System-Level Simulations with Retimers for PCIe® 5.0 & CXL: A How-To Guide”, DesignCon 2020.
- |
- +1 赞 0
- 收藏
- 评论 0
本文由silence转载自Keysight,原文标题为:PCIE 5.0转正,速率翻倍vs性能优化,本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关研发服务和供应服务
相关推荐
是德科技的PathWave ADS仿真软件,可以轻松仿真PCB串扰,加速产品开发流程
是德科技的PathWave ADS仿真软件,可以轻松仿真PCB串扰,结合是德科技的网络分析仪和PLTS软件进行串扰的测试,可以完成从概念设计、仿真、原型机设计、验证到生产制造和部署的全流程管理,从而加速产品开发流程。
应用方案 发布时间 : 2024-06-13
【应用】GaN射频功率器件的测试、建模及验证完整解决方案
Keysight与Focus可以一起向客户提供完整的GaN器件建模解决方案,本文提供了完整的GaN射频功率器件解决方案。文章的主要内容如下:1. GaN技术的发展及应用2. 射频器件模型的种类3. 实验数据与分析4. 建模流程5. 建模验证6. 运用MQA进行模型验证7. 模型在ADS里的设计应用8. 总结
应用方案 发布时间 : 2020-07-21
【应用】Keysight ADS提供通用的PAM4 PRBS源和TX/RX模型助力光模块设计与仿真
Keysight ADS提供通用的PAM4 PRBS源和TX/RX模型助力光模块设计与仿真技术,本文介绍了高速光模块的电路设计与仿真。
应用方案 发布时间 : 2020-02-26
DDR5和DDR4的区别是什么 ?谈谈DDR5测试方法
是德科技可以给大家带来完整的端到端解决方案。包括设计前期的仿真,涵盖了memory designer的建模和ADS的前后仿真。发送端测试中,我们提供业内旗舰级性能指标的UXR实时示波器和高性能的RC模型探头,有效降低测试负载。
技术探讨 发布时间 : 2024-06-17
如何认识、测量回波损耗和插入损耗?与S参数有什么关系?
A: S-parameters S参数通过指定反射信号的幅度和相位,描述射频信号如何响应设备端口的值。该名称来源于“散射 Scattering parameter”的S。S参数表征了DUT的线性响应特性。低频网络的表征通常是建立在测Z Y参数基础上,测量器件的输入或者输出端口上或者网络节点上的总电压或者总电流。由于很难测量高频总电流或者总电压,所以用S参数来表征高频网络。
设计经验 发布时间 : 2023-11-28
如何在ADS中进行通道仿真?
在评估高速通道的性能时,过去经常采用瞬态仿真(Transient simulation)来查看接收端的时域特性,但是随着信号速率的不断增加,我们需要考虑的因素越来越多,或者说之前不起眼的因素会对我们的信号质量产生严重的影响。为了解决上述问题,KEYSIGHT推出了通道仿真解决方案,这篇文章就来学习如何在ADS中进行通道仿真,以及通道方针所涉及的一些问题。
设计经验 发布时间 : 2024-06-17
介绍模拟电路的仿真软件应用
ADS软件应用领域广泛,涵盖通信系统设计、卫星通信、毫米波雷达、汽车雷达和射频集成电路设计等领域。在通信系统设计中,ADS软件可用于优化无线通信系统的前端电路,提高信号传输质量和系统的性能。在卫星通信中,ADS可帮助工程师设计和仿真卫星通信链路,提升传输效率和系统性能。在毫米波雷达和汽车雷达领域,ADS的仿真和分析功能有助于提高雷达系统的探测精度、抗干扰性和可靠性。
技术探讨 发布时间 : 2024-06-07
是德科技解析ADS软件的功能和用途
为了设计高性能的电路并评估其性能,工程师需要使用先进的设计和仿真工具,ADS就是比较主流的一个软件。那么ADS是什么软件?ADS软件是干什么的?下面介绍一下ADS软件的功能和用途。
技术探讨 发布时间 : 2023-10-24
什么是X参数?X参数和S参数有什么区别?
本文以 ADS 软件电路仿真为例,由 Hot S22 引入了 X参数的概念;并介绍了 X 参数的实验设计,使用 ADS电路仿真,通过三次不同的仿真条件下得到的结果进行运算得到 X参数中的几个分量,并于 ADS软件直接提取的 X参数进行了对比。
技术探讨 发布时间 : 2024-06-15
【经验】串扰问题产生的原因及解决办法、串扰仿真与测试
普通消费类电子产品的PCB电路板都至少都是四层,六层甚至以上。当两个不同的高速信号传播路径太靠近,他们彼此的电磁场就会互相影响,发生串扰。当然,串扰产生的实际原因要复杂得多,为了能更好的解决串扰问题,本文介绍了串扰产生机理、解决办法,还介绍了是德科技的PathWave ADS仿真软件仿真PCB串扰,结合是德科技的网络分析仪和PLTS软件进行串扰测试。
设计经验 发布时间 : 2019-10-30
【经验】想要制作自定义的ADS设计套件吗?先来看看ADS原理图元件库的制作过程
ADS是工程师用于各种高频和高速电路与系统设计应用的主力工具,覆盖芯片,模块,板级设计,要使用该设计环境并利用其仿真功能,设计人员应具有链接到模型文件或仿真数据的元件库,设计套件即是以设计师为本的元件库工具包。本文介绍了自定义的ADS设计套件的过程。
设计经验 发布时间 : 2020-02-28
ADS与PCB协同仿真?是德科技的ADS软件成最主流的仿真工具
在进行射频PCB电路设计的时候,我们一般靠“经验”和“原则”指导设计,某些情况经验的作用也是有限的。要设计好射频板级电路,仿真是必不可少的。之所以某些经验可以替代仿真,是因为产品的电路非常成熟或集成化程度较高,对于创新型的设计,单纯依赖经验往往是不够的。科学的方法是将PCB封装和元器件仿真模型进行Co-Simulation半实物仿真,是德科技的ADS软件是最主流的仿真工具。
设计经验 发布时间 : 2023-10-21
【经验】基于是德科技PathWave SystemVue的IBIS AMI建模方案详解
目前市场上能提供AMI模型建立以及测试工具的厂商很少,是德科技的PathWave SystemVue以及PathWave ADS(Advanced Design System)是目前市场上被广泛采用的工具。
设计经验 发布时间 : 2021-07-10
解析混动汽车和电动汽车DC/DC变换器的工作原理、设计和测试
本文是德科技首先介绍了混动汽车工作原理,并对混动汽车和电动汽车的直流对直流转换器进行设计和测试,给出了具体的设计模型及测试结果。
技术探讨 发布时间 : 2024-06-12
接口总线标准的仿真设计与测试技术发展趋势
高速数字电路设计与测试技术发展近十多年来,数字集成电路和各种接口总线标准的发展令人眼花缭乱,目不暇接。各个总线标准通常由不同团队制订,其纷繁芜杂的测试和测量技术给从业人员带来许多困扰。本文将就当下的一些主要接口总线标准的仿真设计与测试技术发展趋势作一些简明的总结和说明。
技术探讨 发布时间 : 2024-06-11
电子商城
现货市场
服务
提供是德(Keysight),罗德(R&S)测试测量仪器租赁服务,包括网络分析仪、无线通讯综测仪、信号发生器、频谱分析仪、信号分析仪、电源等仪器租赁服务;租赁费用按月计算,租赁价格按仪器配置而定。
提交需求>
配备KEYSIGHT网络分析仪,可测量无线充电系统发射机/接收机线圈的阻抗,电感L、电阻R、电感C以及品质因数Q,仿真不同充电负载阻抗下的无线充电传输效率。支持到场/视频直播测试,资深专家全程指导。
实验室地址: 深圳 提交需求>
登录 | 立即注册
提交评论