【经验】关于高性能抖动衰减器Si5397的失锁问题分析
Si5397是SILICON LABS公司推出的基于最新DSPLL技术的高性能抖动衰减器产品,相对于SI5347,主要在RMS jitter 性能上有了极大的提升,同时又保持了与Si5347的pin-pin兼容,Si5397支持8kHz~750MHz之间任意频点输入,同时支持任意频点、任意电平格式的时钟合成输出,目前最新的ClockBuilder Pro 软件均支持Si5397的时钟频率配置,配置流程与Si5347完全类似。Si5397产品的推出,是为了进一步满足5G日益严格的抖动需求和同步需求,满足其在5G传输网的需求。
近期有用户使用Si5397评估测试时,碰到一个失锁问题:检测发现Si5397无法正常锁定,检测输出时钟与输入时钟完全不同步,进一步检测相关的状态寄存器,发现0X000C的寄存器为9,0xd的寄存器提示无LOS和OOF告警,0xe寄存器提示有LOL失锁,但是无法进入free run模式。针对该问题,笔者进行了相关测试。
测试过程:选择IN0输入156.25M,并配置DSPLLA环作为IN0追踪锁相环,选择OUT0和1输出去抖的时钟信号,选择IN2输入155.52M,选择OUT2和3输出去抖的时钟信号,并配置DSPLLB环作为IN2追踪锁相环,检查了客户的各种输出配置,没有发现有告警。下载成功后,测试了各组电源电压,没有发现有超标,只能先读状态寄存器进一步判断,从上面反馈的状态指示来看,0XC的寄存器为9,提示有XAXB_ERR,也有校准错误。根据Si5397的初始化流程来看(如下图1),Si5397在失锁状态会进入free run或者hold模式,而0XE的状态是0x3,根本没有进入保持或者自由振荡模式,这是什么原因呢?答案就出在XAXB_ERR上面。
图1 Si5397初始化流程
XAXB_ERR错误告警提示XAXB的时钟追踪出现错误,因为free run或者 hold模式下参考时钟的来源本来就是XAXB参考时钟,如果XA/XB本身有错误,会直接导致free run或者hold模式输出时钟频率有错误,或者根本无法进入这两种模式。在确定该问题后,笔者重新检测XA/XB的时钟,发现其频点配置确实存在问题,用频率计实测时,其频率输出存在极大的偏差,超过了设置的范围,因此导致有错误。更换晶振后,实测正常。
- |
- +1 赞 0
- 收藏
- 评论 0
本文由火芯人提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
相关推荐
【经验】关于奥拉Au5619抖动衰减器兼容Au5329设计注意事项
奥拉Au5619双锁相环频率抖动衰减器,是Au5329的升级版,抖动从150fs优化至小于85fs的典型RMS抖动,并支持12路输出,内部ZDB模式,可实现输入到输出的相位延迟变化小于0.5ns。广泛应用于5G基站中。
【经验】抖动衰减器Si5345如何匹配选择8K单端输入时钟信号?
Silicon Labs的Si5345的输入时钟最低频率刚好是8kHz信号,通常对于这个最低频率的处理,需要特别注意。很多应用时会直接采用直流耦合的方式进行匹配,但是对于Si5345来说,这个8k不能简单直接使用DC耦合。通常8kHz时钟信号在通信吕一般由两种,一种是正常的占空比40~60%之间的时钟信号,还有一种是占空比远远小于1%的窄脉冲时钟信号,这两种时钟信号的处理实际应用是完全不同的。
如何实现SI5342、SI5344和SI5345抖动衰减器锁相环动态调整?
Silicon Labs的超高性能抖动衰减器SI5342/SI5344/SI5345已经在通信客户中获得大量的应用。Silicon Labs SI5342/SI5344/SI5345时钟发生器内置Silicon Labs第四代专利锁相环DSPLL,自带I2C、SPI可编程接口,能够实现用户在线编程改变输出频率,实现在线调试和频率更新。本文讲述了实现抖动衰减器锁相环动态调整的方法步骤。
AU5508:四路PLL频率转换器/抖动衰减器/网络和端口同步器
描述- AU5508是一款高度集成的5G时钟解决方案,结合了BBU、有线、数据转换器时钟和SerDes的要求。它具有超高性能的PLL、无外部组件的全集成设计、低抖动性能、灵活的输入/输出复用功能、支持JESD204B/C的数据转换器时钟、1pps输入/输出支持、外部EEPROM支持和TDC模式。
型号- AU5508B00-QMT,AU55XX-EVB,55XX,AU5508,AU5508B00-QMR
【产品】锁定时间低于20秒的抖动衰减器Au5508,采用无外部组件的全集成设计,支持AAU射频时钟
奥拉旗下的抖动衰减器Au5508能够将BBU、Wireline、AAU和Serdes要求等集成,为客户提供集成度最高的5G时钟解决方案。集成功能丰富的单个部件,为系统设计师提供了无与伦比的灵活性。
AU5502:四路PLL频率转换器/抖动衰减器/网络和端口同步器,具有5路输入和8路输出
描述- AU5502是一款高度集成的5G时钟解决方案,结合了BBU、有线、数据转换器时钟和Serdes的需求。它具有独特的同步功能,支持低恒定时间间隔误差,并全面支持IEEE1588/SyncE/1 PPS。该产品具有低抖动、低近端噪声和JESD204B/C全支持等特性,为系统设计师提供了无与伦比的灵活性。
型号- AU5502BZZ-QMT,AU5502BZZ-QMR,AU5502B-QMT,AU55XX-EVB,AU5502,AU5502B-QMR,5502
【产品】四路独立DSPLL超低抖动衰减器,简化设计复杂度
针对Si5347-B版本实际应用过程中碰到的Bug和客户提出的应用需求,Silicon Labs最新推出了一款可用于在8kHz~750MHz输入时钟抖动衰减时钟发生器Si5347-D,其实用的可编程延时调节、精准的缓变率调节及可配置的自由振荡模式等功能大大简化了系统设计的复杂度。
AU5508:四通道PLL频率转换器/抖动衰减器/网络和端口同步器/AAU时钟
描述- Au5508是一款高度集成的5G时钟解决方案,结合了BBU、有线、AAU和Serdes的需求。它具有超高性能的PLL、全集成设计、低抖动性能、灵活的输入输出复用功能、支持JESD204B/C数据转换器时钟、1PPS输入/输出支持、外部EEPROM支持和TDC模式等特性。
型号- AU5508,55XX
Silicon Labs(芯科科技) Si5345, Si5344, Si5342系列抖动衰减器/时钟倍频器 参考手册
描述- 本资料为Si5345/44/42系列时钟倍频器家族参考手册,旨在为系统、PCB设计、信号完整性及软件工程师提供使用这些器件的技术信息。手册涵盖了DSPLL和MultiSynth技术的应用,支持任意频率的时钟生成,并提供编程接口和多种操作模式。资料详细介绍了器件的工作原理、功能特性、配置方法以及电路布局建议。
型号- SI5345A-B-GM,SI5344C-B-GM,SI5345D-B03700-GM,SI5345D-B04500-GM,SI5345B-B04564-GM,SI5344B-B04184-GM,SI5345D-D-GM,SI5345C-A-GM,SI5345B-B-GM,SI5344D-B-GMR,SI5345B-B04881-GM,SI5345D-B04831-GM,SI5344D-B-GM,SI5342D-B05470-GM,SI5345A,SI5345A-B-GMR,SI5345B,SI5345C,SI5345B-B05955-GM,SI5345D,SI5342A-B-GM,SI5345B-B05785-GM,SI5345D-B05731-GM,SI5342D-D-GM,SI5345A-A-GM,SI5345B-B05747-GM,SI5345D-B04501-GM,SI5348B-B05856-GM,SI5342B,SI5342C,SI5342D,SI5342B-B-GM,SI5345D-B04409-GM,SI5348B-B05083-GM,SI5344A-B-GM,SI5345B-B04823-GM,SI5345B-B05971-GM,SI5342C-D-GM,SI5345B-B00021-GM,SI5345B-B06003-GM,SI5348B-B05423-GM,SI5344B-D-GM,SI5342A,SI5345C-D-GM,SI5345B-B-GMR,SI5345D-B04493-GM,SI5345D-B04502-GM,SI5345D-B-GM,SI5345D-B05784-GM,SI5342C-A-GMR,SI5345B-D-GM,SI5345A-D-GM,SI5342A-D-GM,SI5345B-B04421-GM,SI534X,SI5348B-B05017-GM,SI5345A-B04313-GM,SI5345B-B04408-GM,SI5342D-B-GM,SI5345D-B04494-GM,SI5345D-B04528-GM,SI5345C-B-GM,SI5345B-B05825-GM,SI5344D,SI5342B-D-GM,SI5345D-B04834-GM,SI5345B-B04563-GM,SI5342D-B04694-GM,SI5344D-D-GM,SI5345A-B04313-GMR,SI5345A-B04957-GM,SI5344A-D-GM,SI5345D-B04830-GM,SI5345D-B05729-GM,SI5344B-A-GMR,SI5345D-B04410-GM,SI5345A-A-GMR,SI5345B-B03718-GM,SI5342D-B03814-GM,SI5344A,SI5345B-B03234-GM,SI5344B,SI5344C,SI5345B-B05786-GM
【经验】秒懂噪声源时钟树——添加抖动衰减器动机及对时钟树抖动估计的影响探讨
在本单元秒懂时钟系列——噪声源时钟树第1部分案例,Silicon Labs将超越原型或“标准”时钟树。本文将对添加抖动衰减器的动机及其对时钟树抖动估计的影响进行讨论。
带抖动衰减器的Si5040 10 Gbps XFP收发器
描述- Si5040是一款高性能、低功耗的10 Gbps XFP收发器,适用于多种XFP模块类型,从短距离数据通信到长距离电信应用。它集成了可编程带宽、抖动衰减CMU和发送方向的数据重定时器,同时支持无参考操作或与同步或异步参考时钟一起工作。
型号- SI5040-D-GM,SI5040
【应用】互联网基础设施(II)应用时钟设计人员选择Si534x抖动衰减器的三大原因
Silicon Labs的Si534x输出高性能抖动衰减器结合了第四代DSPLL和MultiSynth技术,帮助需要最高抖动性能的应用实现了任意频率时钟发生和抖动衰减。对于时钟树设计人员来说,使互联网基础设施(II)应用更简单、更快和更可靠是具有一定挑战性的。
一文快速告诉你任意频率时钟抖动衰减器Si539x与Si534x的性能对比
Silicon Labs结合第四代DSPLL™和MultiSynth™技术推出了Si539x和Si534x两款任意频率时钟生成抖动衰减器,抖动极低,适用于要求严格的互联网基础设施,可降低各种定时应用的成本和复杂性。本文将重点介绍超高性能Si539x系列较之Si534x系列有了哪些提升。
【技术】Silicon Labs低功耗抖动衰减器的第四代DSPLL技术,可简化时钟设计
Silicon Labs发明了DSPLL®技术,这是一种结合了数字信号处理(DSP)和PLL技术的混合方法,可简化高速互联网基础设施应用所需的时钟倍频和抖动衰减电路。现在已进入第四代,这种先进的专利时序技术现在是用单个集成电路替换多个离散锁相环路PLL元件的最佳解决方案,该集成电路集成了DSP电路和超低抖动时钟或电压控制振荡器。
【经验】高性能抖动衰减器时钟芯片Si5326的频率配置问题解析及替代方案推荐
Si5326是Silicon Labs推出的基于第三代DSPLL专利技术的高性能抖动衰减器时钟芯片,最近有工程师在做设计时要求Si5326输入为25MHz时钟,2路输出分别是25.8MHz和27.5MHz的3.3V时钟信号,使用DSPLLsim配置时,发现无论该2路时钟位置如何调换,无论如何调整分频比,输出频点都不能同时实现整个两个频点的输出。本文就将解答这一问题并给出替代方案。
电子商城
现货市场
品牌:SKYWORKS
品类:HIGH-FREQUENCY, ULTRA-LOW JITTER ATTENUATOR CLOCK WITH DIGITALLY-CONTROLLED OSCILLATOR
价格:¥365.2522
现货:173
服务
可定制射频隔离器/环行器(10M-40GHz),双工器/三工器(30MHz/850MHz-20GHz),滤波器(DC-20GHz),功分器,同轴负载,同轴衰减器等射频器件;可定制频率覆盖DC~110GHz,功率最高20KW。
最小起订量: 1 提交需求>
深圳市启威测实验室,面向所有企业提供信号完整性测试服务,主要包括USB、HDMI 、DP、MIPI、PCIe 、SD/EMMC、DDR接口信号测试。测试手段有波形测试、眼图测试、抖动测试等。
提交需求>
登录 | 立即注册
提交评论