【经验】解析晶振如何产生时钟信号?
定时元件是电子产品中最普遍的元件之一。几乎所有复杂的设计都需要它们,如果没有它们,我们所有的电子产品都无法工作。为什么时钟在数字电路中如此重要,扬兴晶振带您来一探究竟。
什么是时钟信号?
我们可以将时钟信号定义为在高电平和低电平之间振荡的特定类型的信号。信号就像一个节拍器,数字电路及时跟随它以协调其动作序列。数字电路依靠时钟信号来了解何时以及如何执行编程的功能
如果设计中的时钟就像动物的心脏,那么时钟信号就是使系统保持运动的心跳。
时钟信号是如何产生的?
产生时钟信号的方法有很多种,但它们都是从晶体谐振器开始的。晶体谐振器通常称为晶体,为了工作,晶体与放大器电路结合以向晶体附近或晶体上的电极施加电压。
石英晶体是石英的一个细缝,两个表面均已金属化并通过电连接连接。精确切割石英晶体的物理尺寸和形状非常重要,因为这决定了晶体产生的振荡频率。一旦晶体被切割和成型,它就不能在任何其他频率下使用。
石英晶体更常用,因为石英晶体产生的频率更能抵抗温度变化。如果改用内部RC谐振器,温度变化会影响振荡器的行为,从而导致输出频率发生变化。
晶振具有正弦输出,通常在目标IC具有用于内部定时的集成振荡器和片上锁相环(PLL)时使用。当晶体和振荡电路组合在同一封装中时,通常称为晶体振荡器。
这种石英压电振荡器输出可用的振荡信号,最常见的是占空比为50%的方波。通常,该时钟信号固定在恒定频率,同步可能在每个时钟周期的上升沿或下降沿激活。
时钟发生器
时钟发生器将振荡器与一个或多个PLL、输出分频器和输出缓冲器组合在一起。当需要多个频率并且目标IC都在同一块板或同一FPGA 中时,时钟发生器和时钟缓冲器非常有用。在某些应用中,FPGA/ASIC具有用于数据路径、控制平面和存储器控制器接口的多个时域,因此需要多个唯一的参考频率。
在大多数情况下,振荡器位于时钟发生器的外部,尽管为了整合物料清单成本和复杂性以及其他优势,将振荡器组合到与时钟发生器相同的封装中变得越来越普遍。有许多不同类型的时钟发生器,每种都针对不同的性能和成本目标进行了优化,具体取决于应用。
同步和自由运行的设计
系统及其各种子系统的组合可能需要自由运行或同步的时序架构。
如果系统是自由运行的,则无需任何特殊锁相或同步要求即可使用独立时钟。示例包括标准处理器、内存控制器、SoC和外围组件(例如,USB、PCI Express开关)。
每个人都熟悉的复杂IC的一个例子是微控制器。微控制器依靠来自晶体振荡器的时钟来运行,但在异步电路中使用时除外,例如在异步 CPU的情况下。大多数常见的微控制器都包含一个内部RC振荡器,它足以用于UART通信之类的事情,尽管外部晶体振荡器对于USB或以太网等其他类型的通信是必要的。
相反,同步定时系统需要跨所有相关系统的持续通信和网络级同步。在这些应用中,基于低带宽PLL的时钟提供抖动过滤,以确保保持网络级同步。例如,将所有SerDes(串行化-解串化)参考时钟同步到高度准确的网络参考时钟(例如,Stratum3或GPS)可保证所有系统节点之间的同步。
同步时钟树的示例包括光传输网络(OTN)、SONET/SDH、移动回程、同步以太网和HD SDI视频传输。但是,除了通信之外,还有各种应用需要准确的频率或定时。一些应用程序需要两个互不连接的子系统之间的长期同步。如果用作实时时钟基础的振荡器仅偏离0.1%,一周后时钟将偏离近10分钟。可能还需要长期准确性,而不必知道实时情况。
例如,假设使用几个蓝牙模块每小时唤醒一次以交换数据几秒钟,然后再回到睡眠状态,以节省电池电量。标准的20ppm振荡器每小时仅会关闭几分之一秒,而1%RC谐振器可能会关闭半分钟。如果使用RC谐振器,蓝牙模块将不得不保持开启更长时间才能相互通信,从而浪费电池电量。
内部和外部振荡器
内部振荡器通常用于为不需要精确计时的MCU提供计时。内部振荡器对于低波特率的UART通信来说已经足够好了,尽管CAN、USB 或以太网等对时序精度要求更严格的通信协议需要外部晶体和振荡器。
使用外部振荡器允许更宽的频率范围,其中内部振荡器通常是一个频率,带有少量时钟预分频器选项。在电子学中,时间是一种可以准确且廉价地测量的属性,因此通常问题会转化为测量时间或产生具有准确计时的脉冲。
外部时钟和振荡器的优点
精度-内部时钟不精确,可能受噪声影响。
温度无关性-振荡器和时钟(尤其是温度补偿振荡器)可用于低温或高温应用或温度变化很大的场合。随着温度的变化,振荡频率可以保持相对相同。
速度-内部振荡器可能无法达到IC的最高速度,在这种情况下需要外部振荡器。
电压-内部振荡器的速度可能取决于它正在运行的电压。如果振荡器驱动可能产生射频干扰的设备,则在其控制输入中添加变化的电压可以分散干扰频谱,使其更接近理想状态。在此示例中,只有外部电压控制器振荡器才能提供该功能。
需要多个时钟-如果许多子系统需要同步运行并相互连接,则可以使用单个外部时钟发生器来替代每个子系统的自由运行时序组件。
- |
- +1 赞 0
- 收藏
- 评论 0
本文由提灯破云转载自扬兴晶振官网,原文标题为:晶振是怎么产生时钟信号的?,本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关推荐
【经验】解析三种常见的晶振检测方法
晶振结构和设计较为复杂,加之又是非常脆弱的组件,当它工作不正常时就会影响整个电路,学会如何测试晶振就显得尤为重要,本文扬兴晶振将介绍三种简单测试晶振的方法。
可编程晶振常见问题以及使用思路
可编程晶振,简单来说就是一种任意编程频率的晶振,可以通过一个发生器放大或缩小,有选择地实现各种总线频率。在实际应用或初步了解中,会遇到各种各样的问题。扬兴晶振列出了可编程晶振相关的一些常见问题和答案。
【经验】如何选用晶振负载电容?
在石英晶体谐振器和陶瓷谐振器的应用中,需要注意负载电容的选择。不同厂家生产的石英晶体谐振器和陶瓷谐振器的特性和品质都存在较大差异,在选用时,要了解哪些信息?怎么才能科学地选出合适的晶振负载电容?文中给出了简要回答。
关于光模块晶振应用,这一篇就够了!
光模块是构建现代高速信息网络的关键一环,广泛应用于电信市场(5G)和数据中心(IDC)市场。光模块常用频点:156.25MHz/155.52MHz/125MHz/100MHz/50MHz;3225或2520以下封装晶体振荡器,扬兴推荐适用于光模块的YXC有源晶振YSO230LR和YSO231LJ系列。
电容和电阻与晶振如何搭配运作
电容和电阻与晶振如何搭配运作? 晶振和电容的关系众所周知,电容的基本功能在于储存电荷并实现充电与放电过程。而在晶振电路中,负载电容与晶振之间存在着紧密的相互作用关系。晶振的匹配电容,我们可以简单地称它为“负载电容”。想象一下,这个负载电容就像是晶振的一个小助手,帮助晶振开始工作。
晶振常见的切割工艺有哪些
晶振较为常见的切割类型,简单介绍三种:AT、BT、SC切。 AT切:是一种常见的石英晶体切割方式,其晶片频率温度特性等效于三次方程,具有频率高、频率范围宽、压电活力高、宽温度范围内(-40℃~85℃)频率温度特性好和易批量加工的特点。主要用于制造石英振荡器。
【技术】扬兴晶振科普VR眼镜用的晶振特点——小尺寸,抖动低且可靠性高
VR 眼镜可以说是一个跨时代的产品,它能高科技发展,自然离不开芯片与晶振频率器件的完美结合。本文扬兴晶振介绍了小尺寸、低抖动、高可靠性的晶振选取方案。
【应用】扬兴晶振提供小封装的CMOS/差分输出有源晶振用于光模块,工温-40~+85℃满足工业级需求
目前市场对光模块的传输性能要求越来越高,对光模块内部采用的晶振也提出了更高的要求。光模块常用频点:20MHz、40MHz、50MHz、156.25MHz,扬兴晶振推荐适用于光模块的YXC有源晶振YSO110TR和YSO230LR系列。
晶振的两种主要类型:有源晶振和无源晶振
一般晶振分为两种:有源晶振、无源晶振。 有源晶振也叫晶体振荡器,Oscillator; 无源晶振也叫无源晶体,Crystal,晶体谐振器。
国内首款可编程晶振芯片供应商扬兴晶振,授权世强先进代理全线晶振
2022年8月1日,世强先进(深圳)科技股份有限公司(下称“世强先进”)与深圳扬兴晶振有限公司(下称“扬兴晶振”)签署代理合作协议,授权世强先进代理其可编程晶振、石英有源晶振、无源晶体、表晶、车规级晶振等全线产品。
晶振电路设计诀窍,工程师必备技巧!
晶振作为时钟电路中必不可少的信号传递者,单片机要想正常运作就需要晶振存在。因此,在电子电路设计中也少不了晶振的参与。一个好的晶振电路设计,是能够为电子提供最好的空间利用率,同时发挥最大的功能性作用。
一文带你了解晶体振荡器的工作原理
晶体振荡器(水晶振荡器)是一种电子振荡器电路,它使用逆压电效应,即,当在某些材料上施加电场时,它将产生机械变形。因此,它利用压电材料振动晶体的机械共振来产生频率非常精确的电信号。
电子商城
现货市场
服务
提供是德(Keysight)网络分析仪、信号发生器、频谱分析仪、信号分析仪、电源等仪器维修,支持一台仪器即可维修。具备十年以上维修经验工程师,维修后测试合格率达98%,维修保修期长达三个月。
提交需求>
可定制射频隔离器/环行器(10M-40GHz),双工器/三工器(30MHz/850MHz-20GHz),滤波器(DC-20GHz),功分器,同轴负载,同轴衰减器等射频器件;可定制频率覆盖DC~110GHz,功率最高20KW。
最小起订量: 1 提交需求>
登录 | 立即注册
提交评论