Silicon Labs适用于汽车网络网关且符合AEC-Q100标准的时序解决方案
以太网作为当前和未来汽车设计的主网络接口应运而生。更低带宽用于信息娱乐和集成的驾驶舱处理单元,而更高带宽用于高级驾驶辅助系统(ADAS)和自主车辆处理平台电子控制单元(ECU)。 汽车网络网关的主要功能是桥接车辆内各种ECU之间的通信路径,以支持CAN、LIN、以太网以及其他协议。由于ECU节点数量和网络复杂性的增加,系统设计者正在采用带有更高带宽网络处理器的硬件平台,以实现车内安全、低延迟通信。
随着以太网在整个车辆内的持续激增,汽车网络网关正在采用带有更高带宽和更多端口的网络处理器平台。最新的网络处理器发生器使用高速SerDes来支持增强的处理能力、多接口支持和高速PCIe-Express数据路径互连,所有这些都需要具有更严格抖动性能、采用单端和差分输出格式并具有更高输出时钟频率的参考时钟。
高带宽网络处理器的使用不仅增加了汽车网关设计所需的参考时钟数量,而且还需要混合变化频率的差分和单端时钟组合,其中一些参考时钟的抖动性能要求更为严格(<300fs RMS),以满足高速SerDes和PCIe-Express接口所需。采用石英晶体或振荡器解决方案来满足这一系列要求的成本变得越来越高,同时还会增加物料表组件的数量和PCB面积。将所有这些系统参考时钟要求整合到一个时钟发生器中,不仅可提供减少组件数量和PCB面积以及节约成本的优势,同时还可提供石英晶体或振荡器解决方案无法实现的更多功能。时钟发生器能够在各种不同输出频率下提供单端和差分输出,并且所有时钟发生器的抖动性能非常低。还可使用多种其他功能,例如减少EMI/EMC的扩频功能、频率选择、系统内可编程性以及输出使能控制。建议考虑以下方面:
1、总结时钟树:首先梳理所有参考时钟、性能水平以及设计中所需的相关时序功能。这通常称为时钟树。每种单独设计都有其独特的时钟树,但通常需要具有不同等级抖动性能要求的单端时钟和差分时钟。开始确定时序解决方案时对时钟树进行总结将非常有用。
2、可靠性:石英晶体和振荡器组件都是易受冲击和发生振动故障的机械设备。甚至连符合AEC-Q200标准的设备都具有较高FIT失效率,且通常是系统设计中失效率最高的组件。汽车以太网交换机和网络网关设计通常需要8个或更多参考时钟。在系统设计中添加越来越多的石英晶体和振荡器组件不仅会增加物料表和系统总成本,还会增加可靠性方面的顾虑,因为石英元件易受冲击和发生振动故障。一种更好的方法是将石英晶体和振荡器组件的功能集成到一个时钟发生器解决方案中,采取这种方法会大大降低与设计时序部分相关的FIT失效率,同时还会提供有益于时钟树设计的许多其他功能,例如减少EMI/EMC的扩频功能、频率选择和故障监控。
3、频率灵活性:最新一代的汽车以太网交换机和网络网关平台需要在不同输出电压下具有单端和差分输出格式级别的变化频率的参考时钟,且所有参考时钟要求低抖动。SILICON LABS(芯科科技)获得专利的MultiSynth输出分频技术在高达12输出的整数和分数相关频率上均可提供0ppm合成错误,同时保持业界最佳的抖动性能。每种时钟输出都可以单独设置为特定的输出格式级别,并且可以连结不同的输出电压水平,从而轻松满足用户的系统设计要求。
4、安全合规性:在ADAS设计或模块设计中符合ISO26262标准和汽车安全完整性等级(ASIL)非常重要。在这些应用中,可能需要参考时钟冗余或健康监测来达到系统级安全目标。Silicon Labs符合AEC-Q100标准的Si5332时钟发生器包含石英晶体或振荡器解决方案无法提供的故障监控和检测功能,例如针对冗余的主参考输入和备份参考输入、输入参考健康状况和状态监测、参考信号损耗故障检测指示器、用于与ASIL系统安全管理器IC通信的硬件接口引脚以及从主输入源迁移至二次输入源的能力。
5、EMI/EMC:大多数网络网关时钟树由单端和差分参考时钟组成。单端LVCMOS参考时钟是高速数字设计中的常见发射源,并且通常是能否满足CISPR25 Class-4和Class-5发射要求的关键所在。Silicon Labs提供了一种克服这一挑战的独特方式,即在AEC-Q100 Si5332-AM时钟发生器中使用互补性LVCMOS输出驱动器。系统设计者可以通过遵循AN1237中建议的设计指南,减少LVCMOS时钟产生的发射。
6、功能集和集成:除了以上提到的安全功能和互补性LVCMOS功能外,Silicon Labs的Si5332时钟发生器还配备了许多可以简化设计的其他功能,例如减少EMI的扩频功能、频率选择功能、硬件输出使能控制以及多配置文件选择。实现低抖动性能始终是优先考虑的事项,因此Silicon Labs的时钟发生器在所有电源引脚上都包含了片上LDO,从而带来了业界最佳的PSNR性能。通过片上实现抑制外部电源和板级噪声极大减少了电源滤波所需的外部组件数量,从而降低了电路板空间和成本,并确保了输出时钟抖动性能符合数据表规格限值。
7、PCIe时序:PCI-Express是一种用于级别3/4/5 ADAS设计的常用数据总线,这增加了每个PCIe端点对低抖动差分参考时钟的需求。Silicon Labs的Si5332可编程时钟发生器、Si5225x PCIe Gen1/2/3/4/5时钟发生器和Si5325x PCIe Gen1/2/3/4/5具有带内部端接的低功耗HCSL输出驱动器,能够匹配85ohm或100ohm传输线路,而无需任何外部端接。正确测量PCIe参考时钟上的抖动并不容易,因此为简化流程并消除混淆,Silicon Labs开发了PCIe时钟抖动工具。
8、定制:Silicon Labs的ClockBuilder Pro软件工具可指导用户轻松、逐步地生成针对时钟树要求的配置文件。配置文件完成后,ClockBuilder Pro可针对用户的设计专门分配一个定制部件号,提供相关数据表附录,并允许用户将其保存以备后用。
方框图
合适的产品列表
- |
- +1 赞 0
- 收藏
- 评论 0
本文由宝丁转载自Silicon Labs,原文标题为:汽车网络网关,本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关推荐
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
Silicon Labs提供适合所有数据中心服务器体系结构的可编程时钟发生器、缓冲器
Silicon Labs提供大量高度集成、低抖动可编程时钟发生器和固定功能PCIe Gen1/2/3/4/5时钟发生器和缓冲器产品组合,非常适合所有类型的服务器体系结构,无论CPU供应商平台为何。
Silicon Labs提供用于加速器卡设计的定制时钟发生器,降低组件数量、PCB面积和整体系统成本
Silicon Labs(芯科科技)广泛的可编程时钟发生器解决方案组合可以轻松定制,以便将加速器卡设计中所需的所有参考时钟合并到单一IC解决方案中,从而减少组件数量、PCB面积和整体系统成本。
【经验】时钟发生器Si5341型号定制以及输出串扰问题解决方法
Silicon Labs公司推出的时钟发生器Si5341最大能够支持10路差分输出,输出频率范围100Hz~712.5MHz,输出抖动范围均小于100 fs(0.1 ps),并且Si5341内部带有模拟锁相环,配合Silicon Labs的专利MultiSynth技术,能够以0 ppm合成所需的频点,本文将详细介绍Si5341型号定制以及输出串扰问题解决方法。
【产品】最具频率弹性可编程的CMOS时钟发生器Si5351,非常适用于对成本敏感的消费性电子应用
Si5351采用优异的时钟技术,非常适用于对成本敏感的消费性电子应用,可在不牺牲性能的情况下大幅降低系统成本、功耗并能满足空间需求。
【经验】Silicon Labs时钟发生器SI5332时钟差分信号变单端输出问题及处理方法
Silicon Labs时钟发生器SI5332在使用CB Pro软件配置好电平之后,有工程师会有疑问,原本配置好的3.3V 125MHz lVDS电平 OUT/OUTB是否可以在配置不动的情况下单独分开做两个125MHZ单端时钟输出?本文将为你解析。
【应用】十路输出时钟的时钟发生器Si5341用于5G CU平台的时钟链路设计,时钟频点范围100Hz~1028MHz
本文推荐使用Silicon Labs高性能时钟发生器Si5341用于5G CU的主控平台时钟设计,有多达十路输出时钟,时钟频点范围是100Hz~1028MHz,涵盖了5G CU主控平台所需的全部频点,时钟路数足够多,可以尽量减少晶振的用量。
【经验】如何使用CBPro软件配置时钟发生器Si5332的晶体输入端电容
Silicon Labs的时钟发生器Si5332支持外置晶体/晶振/参考时钟输入,也支持内置晶体的版本,目前使用较多的是内置晶体版本,但部分用户在设计时由于自身需求仍然选择外置晶体,而选择外置晶体时通常会发现配置的晶体无法正常启动或者启动时间不太理想,如果使用CBPro软件适当配置Si5332,可以避免大部分问题。本文就将介绍如何使用CBPro软件配置Si5332的晶体输入端电容。
【经验】时钟发生器Si5332接地PAD引起的频率计划烧录失败问题及解决方式
Si5332支持多个输出端,每个输出端有独立的输出电压,使用ClockBuilder Pro可以快速轻松地配置频率计划,并且有专门的烧录器可通过I²C接口烧录到芯片内的NVM,但是有时候接地PAD引起的频率计划烧录失败,本文将简要分析。
【经验】如何实现SI534X/SI538X时钟发生器SPI在线编程?
Silicon Labs SI534X、SI538X时钟发生器包括基于模拟PLL的SI5340、SI5341和基于DSPLL技术的SI5342、SI5344 、SI5345、SI5342H、SI5344H、SI5346、SI5347、SI5348以及无线专用时钟SI5380、SI5382、SI5386等时钟芯片产品。目前在光通信、数据中心、服务器、小基站、光模块等产品中有广泛的应用
【应用】时钟发生器SI5351A-B-GTR用于智能音箱,以0 ppm误差产生200 MHz的任意频率合成输出
本文推荐Silicon Labs的SI5351A-B-GTR这颗小封装的时钟发生器作为智能音箱的参考时钟源,替代相关的各种时钟源。SI5351芯片是可通过I2C接口配置的时钟发生器,能以0 ppm误差产生高达200 MHz的任意频率合成输出。
【应用】3通道输出的Silicon labs时钟发生器可用于视频直播终端,输出频率误差0ppm
时钟发生器SI5351A-B-GT可用在视频直播终端产品中,主要为主板启动时提供初始化时钟信号,让主板能够启动。内置晶体,可工作在25MHZ或27MHZ晶体,由2个锁相环PLLA和PLLB进行相位锁定,通过分频器再分成3个频率输出通道,给主板提供信号源。
【应用】SDI编解码技术应用之基于高精度时钟发生器的高清视频同步系统设计
在SDI高清视频系统中,我们运用世强代理的Silicon Labs公司系列高精度时钟发生器Si5324,Si5332,Si5338,Si5341,Si5345,Si552等,来组建起整个SDI同步系统。产品覆盖了SD-SDI,HD-SDI,3G-SDI,6G-SDI,12G-SDI等标清、高清和超清的各种SDI标准高低端应用,为SDI设备提供最优的时钟性能。
【选型】光模块误码仪时钟源推荐高性能时钟发生器SI5340配合京瓷晶振CX3225SB,精度极高
误码设备本身需要测试不同速率的光模块,针对不同速率的光模块还需要不同的频率源作为倍频的信号时钟源。高性能的时钟发生器推荐Silicon Labs高性能时钟发生器SI5340系列,输入的参考晶振推荐京瓷,CX3225SB系列,经过了大量市场验证可放心使用。
Silicon Labs(芯科科技) Si5351A/B/C-B可编程时钟发生器数据手册
型号- SI5351A,SI5351B,SI5351A-B-GTR,SI5351C,SI5351B-B-GM,SI5351A-A-GT,SI5351C-A-GM,SI535X-TMSTK,SI5351C-B-GM,SI5351B-B02073-GM,SI5351X-BXXXXX-XXX,SI5351B-BXXXXX-GM,SI535X-B20QFN-EVB,SI5351C-B-GMR,SI5351A-B-GM,SI5351A-B-GT,SI5351-B,SI5351,SI5351A-BXXXXX-GM,SI5351A-B-GM,SI5351C-B,SI5351A-B,SI5351B-B-GMR,SI5351B-B,SI5351A-B-GT,SI5351A-BXXXXX-GT,SI5351C-BXXXXX-GM
电子商城
现货市场
服务
可定制射频隔离器/环行器(10M-40GHz),双工器/三工器(30MHz/850MHz-20GHz),滤波器(DC-20GHz),功分器,同轴负载,同轴衰减器等射频器件;可定制频率覆盖DC~110GHz,功率最高20KW。
最小起订量: 1 提交需求>
可定制排针排母间距:0.8~2.54mm,排数:1~3,电流:最大不超过10A;环境温度:-45度~+125度;寿命/拔插次数:不超过5000次。
最小起订量: 5000 提交需求>
登录 | 立即注册
提交评论