【经验】去抖时钟发生器SI5342选用脉冲信号输入时的配置注意事项
Si5342是SILICON LABS公司优秀的去抖时钟发生器,广泛用于各种通信、工业、医疗等行业中,其中用于移动回传网、OTN、PTN、专用传输交换网络等通信设备时,会有些特殊需求,比如用于数据通信的定帧信号时,输入就要求是19.44MHz或者8kHz的极窄周期性脉冲信号,要求时钟芯片锁相环能够锁定追踪这种定帧脉冲信号以实现同步设计需求。
Si5342作为数字锁相环,可以完全锁定这些特殊的要求,可以稳定的锁定这些定帧信号,尽管这些定帧信号的占空比远远小于1%(比如8kHz定帧信号的占空比为0.0004%),下面就以这种8kHz脉冲信号作为实例简述锁定周期性脉冲信号需要注意的事项。
1. 在CBPro软件输入界面在选择Pulsed CMOS 模式。
2. 选择脉冲CMOS输入缓冲模式时,必须是DC耦合,且要求该模式具有非标准输入电压逻辑阈值:Vil (max)为0.33 V, Vih (min)为0.49 V。只有当输入时钟的占空比显著小于或大于50%时,才选择此模式。输入匹配电路必须是直流耦合脉冲LVCMOS模式,具体参考电路如下。
3. 输入信号是脉冲模式,也是单端输入,其输入的范围必须是8kHz~250MHz,其它频点是不支持脉冲模式输入;同时脉冲宽度不得低于1.6 ns。
4. 选择脉冲输入时,如果输入频点较低(比如8kHz),可能会影响无损伤切换,因为这时的鉴相频率Fpfd可能会较低(小于1MHz),无损伤切换时,其相位变化可能较大,需要利用CBPro软件进行优化处理,要综合考虑。
5. 要求其压摆率必须达到400V/us以上,否则可能会有失锁漂移的情况出现,影响信号锁定。
- |
- +1 赞 0
- 收藏
- 评论 0
本文由火芯人提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
相关推荐
【经验】时钟发生器Si5341型号定制以及输出串扰问题解决方法
Silicon Labs公司推出的时钟发生器Si5341最大能够支持10路差分输出,输出频率范围100Hz~712.5MHz,输出抖动范围均小于100 fs(0.1 ps),并且Si5341内部带有模拟锁相环,配合Silicon Labs的专利MultiSynth技术,能够以0 ppm合成所需的频点,本文将详细介绍Si5341型号定制以及输出串扰问题解决方法。
【经验】如何使用CBPro软件配置时钟发生器Si5332的晶体输入端电容
Silicon Labs的时钟发生器Si5332支持外置晶体/晶振/参考时钟输入,也支持内置晶体的版本,目前使用较多的是内置晶体版本,但部分用户在设计时由于自身需求仍然选择外置晶体,而选择外置晶体时通常会发现配置的晶体无法正常启动或者启动时间不太理想,如果使用CBPro软件适当配置Si5332,可以避免大部分问题。本文就将介绍如何使用CBPro软件配置Si5332的晶体输入端电容。
【经验】如何实现SI534X/SI538X时钟发生器SPI在线编程?
Silicon Labs SI534X、SI538X时钟发生器包括基于模拟PLL的SI5340、SI5341和基于DSPLL技术的SI5342、SI5344 、SI5345、SI5342H、SI5344H、SI5346、SI5347、SI5348以及无线专用时钟SI5380、SI5382、SI5386等时钟芯片产品。目前在光通信、数据中心、服务器、小基站、光模块等产品中有广泛的应用
【应用】十路输出时钟的时钟发生器Si5341用于5G CU平台的时钟链路设计,时钟频点范围100Hz~1028MHz
本文推荐使用Silicon Labs高性能时钟发生器Si5341用于5G CU的主控平台时钟设计,有多达十路输出时钟,时钟频点范围是100Hz~1028MHz,涵盖了5G CU主控平台所需的全部频点,时钟路数足够多,可以尽量减少晶振的用量。
【技术】电科星拓带您认识时钟发生器和缓冲器
本文中电科星拓尝试给大家梳理时钟的起源和发展史,并带大家认识时钟发生器和缓冲器,以及电科星拓的时钟产品介绍,希望能解除大家心中疑惑。
【经验】Silicon Labs时钟发生器SI5332时钟差分信号变单端输出问题及处理方法
Silicon Labs时钟发生器SI5332在使用CB Pro软件配置好电平之后,有工程师会有疑问,原本配置好的3.3V 125MHz lVDS电平 OUT/OUTB是否可以在配置不动的情况下单独分开做两个125MHZ单端时钟输出?本文将为你解析。
【应用】时钟发生器SI5351A-B-GTR用于智能音箱,以0 ppm误差产生200 MHz的任意频率合成输出
本文推荐Silicon Labs的SI5351A-B-GTR这颗小封装的时钟发生器作为智能音箱的参考时钟源,替代相关的各种时钟源。SI5351芯片是可通过I2C接口配置的时钟发生器,能以0 ppm误差产生高达200 MHz的任意频率合成输出。
【应用】SI530在100G相干CFP光模块中用作REF_CLK的参考时钟源,稳定度达到20 ppm且使用方便
100G相干CFP光模块为了数据采集的准确性,特别是保证数据调制后长距离发送而不影响其误码性能,要求有一个稳定的参考时钟源。这里推荐Silicon Labs的经典去抖时钟发生器SI5326,但SI5326在这种情况下的应用不是用来锁定输入源,而是以工作在自由振荡模式下工作,其输出参考源是REF_CLK的时钟。对于该参考源推荐使用晶振SI530,稳定度达到20 ppm,满足光通信的设计需求。
【应用】3通道输出的Silicon labs时钟发生器可用于视频直播终端,输出频率误差0ppm
时钟发生器SI5351A-B-GT可用在视频直播终端产品中,主要为主板启动时提供初始化时钟信号,让主板能够启动。内置晶体,可工作在25MHZ或27MHZ晶体,由2个锁相环PLLA和PLLB进行相位锁定,通过分频器再分成3个频率输出通道,给主板提供信号源。
【经验】高性能去抖时钟发生器Si5347输入输出延时调整功能的应用注意事项
Silicon Labs Si5347是一款内置4个DSPLL的高性能去抖时钟发生器,实时增加了I/O延时调节功能(即输入输出延时调整功能)。本文将主要讲解需要使用调节功能时需要着重注意的事项。
【产品】可提供4个PCIe时钟输出的PCIe时钟发生器,支持100MHz的串行ATA(SATA)
Si52144是一款由Silicon Labs(芯科科技)推出的支持扩频的PCIe时钟发生器,可以提供4个PCIe时钟和25 MHz参考时钟,符合PCI-Express Gen 1,Gen 2,Gen 3,Gen 3 SRNS,Gen 4标准。该器件具有四个用于使能输出的硬件输出使能引脚,以及一个用于控制PCIe时钟输出上的扩频的硬件引脚。 除硬件控制引脚外,I2C可编程性还可用于动态控制。
【选型】光模块误码仪时钟源推荐高性能时钟发生器SI5340配合京瓷晶振CX3225SB,精度极高
误码设备本身需要测试不同速率的光模块,针对不同速率的光模块还需要不同的频率源作为倍频的信号时钟源。高性能的时钟发生器推荐Silicon Labs高性能时钟发生器SI5340系列,输入的参考晶振推荐京瓷,CX3225SB系列,经过了大量市场验证可放心使用。
【经验】时钟发生器SI5338的LVDS匹配问题的分析测试案例
SI5338是Silicon Labs推出的一款经典的时钟发生器芯片,是一款目前广泛用于通信基站、传输网、政企网、数据中心、消费电子等多行业通用的时钟芯片。日常使用偶尔会碰到较多SI5338的应用问题,有寄存器配置的,也有输出匹配不一致的,对于寄存器问题,一般配合寄存器列表,可以简单较为容易的解决,对于匹配问题,也是SI5338时钟输出的重点关注部分,日前就有工程师碰到了一起LVDS输出匹配问题。
时钟发生器Si5351对于输入晶体有什么要求,是否必须使用外部负载电容?
时钟发生器Si5351使用固定频率音叉型无源晶体作为内部振荡器的参考时钟源,无源晶体的频率为25MHz或27MHz,也可以使用VCXO作为时钟源来保证频率精度。Si5351具有内部的负载电容,共有6、8、10PF可配置。所以Si5351既可以使用内部负载电容,省去外部电容,也可以使用外部负载电容。
【经验】时钟发生器SI5332利用FS_INTx硬件管脚进行不同频率选择
Si5332是Silicon Labs公司的一款经典时钟发生器,支持内置多个频率profile的存储。实际使用时,我们往往只针对其中几个或一个输出,或者针对同一分频器的几个输出进行调整,不需要通过切换到新的整个profiles方式实现。这种情况下,利用FS_INTx硬件管脚进行不同频率选择是更好的切换方式。
电子商城
现货市场
服务
可定制射频隔离器/环行器(10M-40GHz),双工器/三工器(30MHz/850MHz-20GHz),滤波器(DC-20GHz),功分器,同轴负载,同轴衰减器等射频器件;可定制频率覆盖DC~110GHz,功率最高20KW。
最小起订量: 1 提交需求>
可定制排针排母间距:0.8~2.54mm,排数:1~3,电流:最大不超过10A;环境温度:-45度~+125度;寿命/拔插次数:不超过5000次。
最小起订量: 5000 提交需求>
登录 | 立即注册
提交评论