【产品】灿芯提供完整的蓝牙低功耗模拟PHY,采用55nm LL_RF工艺,支持1Mbps GFSK调制和解调
该灿芯半导体提供完整的蓝牙低功耗模拟PHY/BLE模拟PHY。该RF是一个高性能的2.4GHz ISM频段无线收发器,集成了高精度接收器、5G锁相环和高效功率放大器。方案支持1Mbps GFSK调制和解调,整合了智能蓝牙基带(baseband)和控制器,是一个完整的智能蓝牙解决方案。
技术特点:
●领先的中芯国际55nm LL_RF工艺
●输入电压: 1.8 to 4.3V
●工作结温: -40℃to 85℃
●射频输出功率可高达+4dBm
●接收器灵敏度: <-92dBm
●IP中集成DC/DC降压器和线性稳压器
●功耗低至 RX<10mW; TX<12mW@0dBm
●可以匹配接口垫片框架的灵活PHY布图设计
交付物:
●数据表
●加密的Verilog仿真模型(ncverilog/vcs)
●db, .lib, .vg, .lef, .sdf
●时序报告
- |
- +1 赞 0
- 收藏
- 评论 0
本文由顾峥峥转载自灿芯半导体,原文标题为:蓝牙低功耗模拟IP,本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关推荐
灿芯半导体发布通用高性能小数分频锁相环IP及相关解决方案,支持24bits高精度小数分频
灿芯半导体(上海)股份有限公司宣布成功研发出一款通用高性能小数分频锁相环(fractional-N PLL)IP,支持24bits高精度小数分频,最高输出频率4.5Ghz,另外还支持扩频时钟(SSC)功能,可以为客户提供多功能的小数分频 PLL解决方案。
【产品】3.0~3.6V的射频收发器B130RF15P4G,专为智能仪表和IEEE 802.15.4g应用设计
灿芯半导体推出的射频收发器B130RF15P4G是一个双频(sub-1GHz和2.4GHz频段)完全集成的收发器,专门为智能仪表和IEEE 802.15.4g相关应用设计。
灿芯半导体USB 2.0 OTG PHY通过USB-IF的认证
灿芯半导体基于0.11微米工艺平台而开发的USB 2.0物理层设计(PHY)已通过USB-IF的高速产品测试程序,并取得了USB-IF的高速产品商标 。该USB 2.0物理层设计同时支持器件和主机应用的On-The-Go(OTG)规范,可以用于所有需要USB 2.0的相关产品,比如实现数据存储的桥应用程序接口,以及移动手持设备的SoC整合等。
安全芯片设计/流片/封装
提供从安全芯片架构设计到芯片成品的整体解决方案,包括厂家的选择、工艺节点的应用、IP的提供、后端设计、封装和测试方案与逻辑等方面,工艺节点主要包含180nm/130nm/110nm/90nm/65nm/55nm/40nm/28nm/14nm/等节点。
服务提供商 - 灿芯半导体 进入
灿芯半导体运用Cadence®数字设计实现和Signoff工具,提升了4个SoC设计项目的质量并缩短了上市时间
灿芯半导体(Brite Semiconductor Corporation)运用Cadence® 数字设计实现和signoff工具,完成了4个28nm系统级芯片(SoC)的设计,相比于先前的设计工具,使其产品上市时间缩短了3周。通过使用Cadence设计工具,灿芯半导体的设计项目实现了提升20%的性能和节省10%的功耗。
灿芯半导体上线芯片设计/流片/封装服务
灿芯半导体的芯片设计、流片、封装服务已于8月上线平台,并支持IP采购和定制化服务。用户可以在平台定制14nm先进工艺的芯片、提交流片生产与对应的封测服务需求、采购灿芯自主开发的IP,包含YouPHY/YouRF/YouSiP/YouAnalog/YouIO/YouSecure/YouCrypto等七大系列,及其第三方合作伙伴的IP,有特殊需求的IP也可以进行定制。
灿芯半导体推出由USB控制器和PHY构成的USB IP完整解决方案,助力系统制造商设计高质量的ASIC/SoC产品
2022年9月9日,一站式定制芯片及IP供应商——灿芯半导体日前宣布推出可用于ASIC/SoC的USB IP完整解决方案。该解决方案由一系列USB控制器和PHY构成,可以助力系统制造商、个人电脑原始设备制造商和IC公司等设计高质量的ASIC/SoC产品。
面向低功耗智能互联设备,灿芯半导体推出音频/语音DSP参考设计平台
该音频/语音DSP参考设计平台基于CEVA-TeakLite-4 DSP核开发,融合了多种传感器技术、信号处理技术和无线互联技术,旨在为手持移动设备、可穿戴设备和智能家居单芯片(SoC)设计提供原型参考,降低设计风险,加快上市时间。
【产品】灿芯半导体新推出xSPI/Hyperbus™/Xcella™控制器和PHY整体解决方案
日前,灿芯半导体日前宣布推出xSPI/Hyperbus™/Xcella™存储器(闪存、PSRAM、MRAM 等)的控制器和PHY解决方案,适用于客制化SoC;采用自动流量控制和反馈采样技术等创新技术来达到小面积和高速率。
灿芯半导体ONFI 4.2 IO及物理层IP采用全数字设计,并通过流片验证测试
定制芯片设计、生产及IP授权的高新技术企业——灿芯半导体ONFI 4.2 IO及物理层IP,该IO支持SDR/NV-DDR/NV-DDR2 1.8V, NV-DDR3 1.2V, 该物理层IP采用全数字设计,具有低功耗、面积小等特点。ONFI IP已通过流片验证,将助力客户快速实现量产。
灿芯半导体多速率Serdes IP方案,具有优异性能、面积和功耗
灿芯半导体为客户提供1.25-12.5Gbps多速率SERDES IP方案。该方案平滑地集成了多SERDES通路,具有同级产品中最优的性能、面积和功耗。可编译的PHY可以支持众多主流接口。
【产品】300mA输出线性稳压器OCP1303/OCP2820 ,IQ典型耗电38uA,工作电压2.2V-5.5V
灿瑞科技推出的 0CP1303 | 0CP2820 300mA输出线性稳压器,具有简单外围,仅3个陶瓷滤波电容;宽幅工作电压,工作电压: 2.2V-5.5V;静态低功耗,1Q典型耗电38uA;高输出电流,提供高达300mA输出电流。
灿芯半导体与成都纳能、芯启源合作推出完整的USB 3.0 IP解决方案
一站式定制芯片及IP供应商灿芯半导体(上海)有限公司(以下简称“灿芯半导体”)与成都纳能、芯启源电子科技有限公司(以下简称“芯启源”)共同合作,集成USB3.0物理层设计(PHY)与控制器 (Controller)并应用于40nm和55nm的工艺技术,推出完整的USB 3.0 IP解决方案。
灿芯半导体一站式定制芯片解决方案,快速满足客户的差异化需求
灿芯半导体(灿芯股份,688691)作为领先的一站式定制芯片及IP供应商应邀参展,现场展示了公司ASIC定制芯片解决方案及其成功案例。利用自身丰富的定制芯片设计经验与现有系统级芯片设计平台方案相结合的优势,针对客户产品具体应用需求,进行IP及系统方案定制,可快速满足客户的需求。
服务
根据用户的蓝牙模块,使用Bluetooth 蓝牙测试装置MT8852B,测试蓝牙1.0至5.1,包括传输速率、功率、频率、调制和接收机灵敏度,生成测试报告。支持到场/视频直播测试,资深专家全程指导。
实验室地址: 深圳 提交需求>
支持Bluetooth SIG最新的测试规范,支持2.0(EDR), 2.1(EDR), 3.0(HS), 4.0(LE)规范, 并且能完整覆盖BR/EDR/HS/BLE的所有射频测试项目。测试标准:RF.TS/4.03 ;RF-PHYTS/40.3。
实验室地址: 深圳 提交需求>
登录 | 立即注册
提交评论