【经验】与FPGA配合的时钟芯片Si5386怎么会失锁呢?


在小基站的AU端设备中,很多人参考了Intel 和Xilinx的外围设计,比如时钟采用了AD9528,但是该芯片输出路数少,对参考晶体要求高。因此SILICON LABS公司的时钟芯片Si5386以其设计简单和灵活的特点,开始进入人们的视野。
Si5386参考晶体只需要一个普通的54兆赫兹XO,还能输出多路任意频率的时钟信号。这么好的时钟芯片简直太合设计者的胃口了,于是迫不及待的将Si5386替换掉AD9528,通电正常工作,但是过了一段时间后,发现时钟失锁,然后再正常工作。这是怎么回事呢,难道Si5386有问题?Si5386的本身相噪太差或参考晶体精度低,导致失锁。接上频谱分析仪,发现在锁定时其相噪性能很好。那问题在哪呢。而且经过测试发现,如果时钟信号不经过FPGA,就不会出现失锁的情况。因此一定是FPGA的配合出现了问题。对比AD9528和Si5386的触发逻辑发现,AD9528是高电平有效,而Si5386是低电平有效。下图Si5386中的OE管脚:
问题找到了,由于设计者太着急,这个逻辑在FPGA的程序中没有更改,导致Si5386不能正常工作。将FPGA的程序改动后,Si5386终于可以正常工作了。
- |
- +1 赞 0
- 收藏
- 评论 0
本文由沙河之西提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
相关推荐
【经验】Silicon Labs时钟芯片Si5332更改时钟输出频率的方法
Silicon Labs推出的Si5332任意频率的时钟发生器提供最高级别的集成,实现在 10/25/100G 数据中心、通信和工业应用程序中的完整时钟树整合。该芯片输出频率范围为5~ 333.33 MHz,具有 175fs 典型值的抖动性能,根据封装不同有 6路、8路、12路-时钟输出。它既可以工厂预先编程,也可以通过I2C接口,进行系统内编程。
【经验】无线时钟芯片SI5386的XAXB_ERR告警问题如何解决?
SI5386是Silicon Labs公司一款经典的无线时钟芯片,日前某客户在使用SI5386时,碰到了一则XA/XB的告警问题,问题现象是使用SPI接口对SI5386做初始化后,检查输出端没有正常时钟输出。本文就将分析并解决该问题。
【经验】无线去抖时钟芯片Si5386相邻输出信号串扰问题解决方法
Si5386是Silicon Labs公司推出的无线去抖时钟芯片,被广泛应用于电信传输网、基站、数据中心等。在实际应用中,通过Clock Builder Pro软件对SI5386输出时钟配置时,如果相邻输出之间带宽小于20MHz,会有警告提示存在输出串扰问题。本文详细介绍这个问题的解决方案。
一款适合IEEE 1588V2的专用时钟芯片
Silicon Labs日前推出了专门实现IEEE 1588协议的超低抖动时钟芯片SI5348,这款芯片可以满足IEEE 1588 V2组网对系统时钟极其苛刻的指标要求,完美实现IEEE 1588 V2协议。
【经验】使用时钟芯片SI5395P-A-GM配置频点的几点注意事项
目前SI5395P-A-GM已经在主流通信企业批量出货,性能稳定,相对于SI5345甚至SI5395,SI5395P-A-GM拥有更佳的性能,但是实际应用时又有区别,其中重要的一点是它不能实现任意频点的可调输出,只能在特定范围部分频点选择,而且为了满足56G PAM4 SERDES高精度时钟需求,输出配置需要特别安排。本文主要介绍使用时钟芯片SI5395P-A-GM配置频点的几点注意事项。
【经验】无线时钟芯片SI5386的free run和holdover功能应用注意事项
SI5386是Silicon Labs一款非常经典的无线时钟芯片,已经在多个基站设备(如RRU)中有大量的成熟应用。日前有工程师反馈一则holdover功能问题,记录频率数据时出现了接近200Hz的频点偏差。本文将具体分析并解决该问题。
【经验】Silicon Labs时钟芯片Si5335型号定制方法
Silicon Labs 时钟发生器Si5335输出可配置多达四个输出频率,范围为1~350MHz,单一型号可以最多指定3个唯一的器件配置,因此Si5335可以代替3个独立时钟发生器或缓冲器.此外,易于使用的ClockBuilder Pro配置实用工具,使si5335成为业界最容易定制的时钟解决方案,本文将重点介绍型号定制的方法。
一个使用无线专用去抖时钟芯片Si5386配置JESD204B接口时钟延时的应用案例
Silicon Labs公司的无线专用去抖时钟芯片Si5386集成DSPLL核心技术的JESD204B去抖时钟芯片,广泛用于无线基站设备中,用来消除由于离散的VCXO和环路滤波器组件带来的额外噪声。本案例就是一个实现4对延时调节功能JESD204B的DCLK/SYSREF配置的例子。
【应用】时钟芯片SI511用于PAM4结构的高速光模块,格式、电压可定制,尺寸仅3.2*2.5mm
在高速光模块中,一般需要一个时钟芯片给DSP提供参考时钟,要求该时钟芯片格式、电压多样,体积小。Silicon Labs的时钟芯片SI511,具备输出格式、电压可定制、体积小等特点,可以用在100G、200G、400G等PAM4结构的高速光模块中。
【产品】更适合IEEE 1588设计的超低抖动时钟芯片SI5388/SI5389
Silicon Labs在充分调研了各大设备商的IEEE 1588产品设备后,实时发布了另外一款支持最新IEEE 1588协议的时钟芯片SI5388/SI5389,并且在全球主流的通信设备厂家配合Xilinx、Intel等平台进行了完整的同步测试。
【经验】关于SI5383时钟芯片寄存器配置的两点注意事项
Silicon Labs Si5383是一个内置多个DSPLL的网络同步时钟发生器,支持1PPS输入/输出,支持SyncE和IEEE 1588。本文介绍关于SI5383时钟芯片寄存器配置的两点注意事项。
【经验】如何优化时钟芯片Si5395P以保证高精度时钟输出?
为了进一步降低56G/112G PAM4 高速SerDes接口在各种数据通信设备中应用时的抖动需求,以实现更高速率、更大带宽的高速以太网和光传输设计,Silicon Labs公司推出了性能更佳的Si5395P时钟芯片。Si5395P对各个输出做了详细的优化,以更好地降低额外的抖动,本文就将详细说明如何规划各个输出时钟频点以保证高精度时钟输出。
【选型】为什么5G小基站中一个的时钟芯片Si5386可以替换两个AD9528?
Silicon Labs Si5386可以输出多路不相关频率的时钟信号,代替两颗AD9528,而且Si5386只需要一颗普通的54MHz的XO作为其参考晶体。很好的满足5G对设备及芯片在成本和体积上的要求,且性能仍然非常优异。
【应用】无线基站专用时钟芯片,可输出最高至712.5MHz任意频率时钟信号
Silicon Labs Si5386时钟芯片均实现XTAL内置,在节省客户PCB空间的同时,有效的消除分离器件带来的噪声影响。
【经验】如何使用CBPro软件获取时钟芯片频率切换所需修改的寄存?
时钟芯片因为发行的年代不同而使用配置软件各不一样,为了统一且方便工程师设计,Silicon Labs将几乎所有的时钟芯片的频率计划配置全部集成到CBPro软件中完成,因此CBPro的工具变得越来越重要。本文重点介绍如何使用CBPro软件获取频率切换所需修改的寄存。
电子商城
现货市场
服务

Ignion可支持多协议、宽频段的物联网天线方案设计,协议:Wi-Fi、Bluetooth、UWB、Lora、Zigbee、2G、3G、4G、5G、CBRS、GNSS、GSM、LTE-M、NB-IoT等,频段范围:400MHz~10600MHz。
最小起订量: 2500 提交需求>

提供语音芯片、MP3芯片、录音芯片、音频蓝牙芯片等IC定制,语音时长:40秒~3小时(外挂flash),可以外挂TF卡或U盘扩容。
最小起订量: 1pcs 提交需求>
登录 | 立即注册
提交评论