【产品】内部集成多通道PLL、多通道抖动衰减的时钟发生器芯片
Si5381/Si5382是一款应用于无线产品领域的内部集成多通道PLL、多通道抖动衰减的时钟发生器芯片,这款芯片利用SILICON LABS的最新第四代DSPLL技术,主要应用于小型蜂窝网络、分布式天线系统(DAS)、μ-BTS,基带单元(BBU)和前传/回传设备等。Si538x是业界第一个多PLL无线时钟发生器家族,可替代通常在高要求应用中所需的多个时钟器件和压控振荡器(VCXO)。Si5381/82拥有多锁相环结构,通过独立路径可以支持拥有小于85fs需求的典型相位抖动的JESD无线时钟、以太网和其他低抖动通用的时钟。DSPLL技术支持无缝切换功能,这使得系统设计人员能否轻松地保持PLL处于锁定状态。这种无与伦比的集成降低了功耗和尺寸,同时不损害无线应用中所要求的严格性能和可靠性。
Si5381/82的主要特征:
· 可以提供多时钟输出通路
· 抖动性能:
——85fs RMS典型值(DSPLL_B输出 12 kHz ~ 20 MHz)
——150fs RMS典型值(DSPLL_A/C/D输出 12KHz ~ 20MHz)
· 输入频率范围:
——差分输入:8 kHz ~ 750 MHz
——LVCMOS单端输入:8 kHz-250 MHz
· 输出频率范围:
——JESD204B:480 kHz ~ 2.94912 GHz
——差分:1 Hz- 712.5 MHz
——LVCMOS:480 kHz-250 MHz
Si5381/82主要应用:
· 微单元,小单元
· 移动回程
· 多业务的分布式接入系统(MDAS)
· 超大型数据中心交换机、服务器、存储、网络、小型蜂窝网络、宽带、广播视频、多功能打印机和工业应用等。
图一:Si5381/82 LGA封装对应样品示意图
图二:Si5381/82 QFN封装对应样品示意图
技术顾问:搬砖的奶爸
世强元件电商版权所有,转载请注明来源及链接。
- |
- +1 赞 0
- 收藏
- 评论 5
本网站所有内容禁止转载,否则追究法律责任!
评论
全部评论(5)
-
用户18396822 Lv8 2018-02-25太棒了
-
电子老菜鸟 Lv7. 资深专家 2018-02-21先看看
-
用户37866299 Lv6. 高级专家 2017-12-30先收藏
-
权哥哥 Lv3. 高级工程师 2017-12-13不错
-
大胖 Lv6. 高级专家 2017-11-01收藏了
相关推荐
【产品】利用时钟发生器SI5351简化手持式激光测距仪设计
基于Silicon Labs SI5351单时钟芯片的手持式激光测距仪方案,测量部分多采用高精度时间测量单元电路实现测距。其中,SI5351可直接通过I2C接口配置,实现单一芯片取代锁相环、晶振、压控振荡器,能够有效减少系统BOM成本和PCB面积。
【产品】NXP S32G车载网络处理器选用Si5332DD12454-AM1时钟发生器
NXP(恩智浦)选择了可提供任意频率输出、符合AEC-Q100规范的Silicon Labs Si5332DD12454-AM1时钟发生器来生成和提供S32G车载网络处理器评估平台和参考设计所需的精确差分参考时钟。
【产品】支持任意频率、任意输出的时钟发生器
基于Silicon Labs突破性的MultiSynth技术,Si5338能合成从0.16 至 350 MHz间的任何频率,并能在每个装置的四个不同输出选择高达700 MHz的频率。
【经验】如何使用CBPro软件配置时钟发生器Si5332的晶体输入端电容
Silicon Labs的时钟发生器Si5332支持外置晶体/晶振/参考时钟输入,也支持内置晶体的版本,目前使用较多的是内置晶体版本,但部分用户在设计时由于自身需求仍然选择外置晶体,而选择外置晶体时通常会发现配置的晶体无法正常启动或者启动时间不太理想,如果使用CBPro软件适当配置Si5332,可以避免大部分问题。本文就将介绍如何使用CBPro软件配置Si5332的晶体输入端电容。
【经验】Silicon Labs时钟发生器SI5332时钟差分信号变单端输出问题及处理方法
Silicon Labs时钟发生器SI5332在使用CB Pro软件配置好电平之后,有工程师会有疑问,原本配置好的3.3V 125MHz lVDS电平 OUT/OUTB是否可以在配置不动的情况下单独分开做两个125MHZ单端时钟输出?本文将为你解析。
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
时钟发生器Si5351的版本B和版本A有什么变化,推荐使用哪个版本?
时钟发生器Si5351目前主推版本B,版本B和版本A的主要变化有:(1)RevB:频率输出范围是2.5 kHz到200 MHz;RevA:8 kHz 到160 MHz。(2)输出阻抗RevB是50欧姆,RevA是85欧姆。(3)RevB不支持24-QSOP封装。
【经验】时钟发生器Si5332接地PAD引起的频率计划烧录失败问题及解决方式
Si5332支持多个输出端,每个输出端有独立的输出电压,使用ClockBuilder Pro可以快速轻松地配置频率计划,并且有专门的烧录器可通过I²C接口烧录到芯片内的NVM,但是有时候接地PAD引起的频率计划烧录失败,本文将简要分析。
【应用】SDI编解码技术应用之基于高精度时钟发生器的高清视频同步系统设计
在SDI高清视频系统中,我们运用世强代理的Silicon Labs公司系列高精度时钟发生器Si5324,Si5332,Si5338,Si5341,Si5345,Si552等,来组建起整个SDI同步系统。产品覆盖了SD-SDI,HD-SDI,3G-SDI,6G-SDI,12G-SDI等标清、高清和超清的各种SDI标准高低端应用,为SDI设备提供最优的时钟性能。
【应用】十路输出时钟的时钟发生器Si5341用于5G CU平台的时钟链路设计,时钟频点范围100Hz~1028MHz
本文推荐使用Silicon Labs高性能时钟发生器Si5341用于5G CU的主控平台时钟设计,有多达十路输出时钟,时钟频点范围是100Hz~1028MHz,涵盖了5G CU主控平台所需的全部频点,时钟路数足够多,可以尽量减少晶振的用量。
【经验】时钟发生器SI5332利用FS_INTx硬件管脚进行不同频率选择
Si5332是Silicon Labs公司的一款经典时钟发生器,支持内置多个频率profile的存储。实际使用时,我们往往只针对其中几个或一个输出,或者针对同一分频器的几个输出进行调整,不需要通过切换到新的整个profiles方式实现。这种情况下,利用FS_INTx硬件管脚进行不同频率选择是更好的切换方式。
【应用】时钟发生器SI5351A-B-GTR用于智能音箱,以0 ppm误差产生200 MHz的任意频率合成输出
本文推荐Silicon Labs的SI5351A-B-GTR这颗小封装的时钟发生器作为智能音箱的参考时钟源,替代相关的各种时钟源。SI5351芯片是可通过I2C接口配置的时钟发生器,能以0 ppm误差产生高达200 MHz的任意频率合成输出。
【经验】如何实现SI534X/SI538X时钟发生器SPI在线编程?
Silicon Labs SI534X、SI538X时钟发生器包括基于模拟PLL的SI5340、SI5341和基于DSPLL技术的SI5342、SI5344 、SI5345、SI5342H、SI5344H、SI5346、SI5347、SI5348以及无线专用时钟SI5380、SI5382、SI5386等时钟芯片产品。目前在光通信、数据中心、服务器、小基站、光模块等产品中有广泛的应用
【经验】时钟发生器SI5338的LVDS匹配问题的分析测试案例
SI5338是Silicon Labs推出的一款经典的时钟发生器芯片,是一款目前广泛用于通信基站、传输网、政企网、数据中心、消费电子等多行业通用的时钟芯片。日常使用偶尔会碰到较多SI5338的应用问题,有寄存器配置的,也有输出匹配不一致的,对于寄存器问题,一般配合寄存器列表,可以简单较为容易的解决,对于匹配问题,也是SI5338时钟输出的重点关注部分,日前就有工程师碰到了一起LVDS输出匹配问题。
时钟发生器Si5351对于输入晶体有什么要求,是否必须使用外部负载电容?
时钟发生器Si5351使用固定频率音叉型无源晶体作为内部振荡器的参考时钟源,无源晶体的频率为25MHz或27MHz,也可以使用VCXO作为时钟源来保证频率精度。Si5351具有内部的负载电容,共有6、8、10PF可配置。所以Si5351既可以使用内部负载电容,省去外部电容,也可以使用外部负载电容。
电子商城
现货市场
服务
拥有IC烧录机20余款,100余台设备,可以烧录各种封装的IC;可烧录MCU、FLASH、EMMC、NAND FLASH、EPROM等各类型芯片,支持WIFI/BT模组PCBA烧录、测试。
最小起订量: 1 提交需求>
可定制波导隔离器频率覆盖5.5GHz~110GHz,插损损低至0.25dB、隔离度、正向方向功率、封装尺寸参数。
最小起订量: 1pcs 提交需求>
登录 | 立即注册
提交评论