【经验】关于SI5383时钟芯片寄存器配置的两点注意事项
SILICON LABS Si5383是一个内置多个DSPLL的网络同步时钟发生器,支持1PPS输入/输出,支持SyncE和IEEE 1588,可以用于通信网络交换设备的时钟同步处理,也可以用于通常的时钟消抖。Si5383的3个DSPLL均采用第四代DSPLL技术,为需要最高水平抖动性能的应用提供任意频率的时钟生成和抖动衰减。Si5383高度集成化,不需要外部环路滤波器组件,锁相环带宽可通过数字编程低至0.001 Hz。Si5383的相位抖动低至150 fs RMS, Si5383接收5个时钟输入,范围从0.000001 - 750 MHz,并产生最多7个时钟输出频率,范围从0.000001 MHz到718.5 MHz,涵盖常用同步时钟常用的频点,应用十分广泛。
SI5383的内部锁相环与SI534X类似,但是由于其处理同步时钟,内部又增加了相关的DSP处理,因此其配置的寄存器需要更多,内部存储空间也更大。所以其初始化SI5383时需要配置的寄存器更多。对应的配置流程相对更为复杂一些,那么与传统的SI534X的寄存器配置方式相比,SI5383的初始化配置寄存器必须要特别注意下面两点:
一. SI5383的寄存器主要分为直接操作寄存器和非直接操作寄存器。不同于SI534X直接配置page地址寄存器选择对应的寄存器进行配置的方式,SI5383配置非直接操作寄存器时需要先通过配置直接操作寄存器间接配置非直接操作寄存器来实现读写操作。比如以配置0X001C寄存器的全DSPLL复位来举例,Si5383写0X1C寄存器为0X1实现锁相环复位,其操作流程如下:1). 将0X00写入直接操作寄存器0X20,将0X1C写入0X21; 2). 写0X1数据到0X22; 3). 写0x01控制字节到0X2A; 4). 轮询0X2A寄存器直到其对应BIT2~BIT0返回值为0才表示将0X1写入到0X001C的寄存器值生效。
二. 注意位操作模式。SI5383的初始化寄存器,很多是按BIT位复用的。这种情况下,为了不误操作相关的BIT位,使得锁相环进入未知的模式,必须在程序中使用按位操作模式。 建议在写入包含多个设置的寄存器(如寄存器0x0011)时使用动态的读-修改-写方法。流程可以是首先读取寄存器的当前内容。接下来,只更新选择位或正在修改的位,这可能会涉及使用逻辑和逻辑或操作。最后,将更新后的内容写回寄存器。注意未开放的BIT位不需要操作,也不能误操作,否则可能会使得锁相环进入未知的状态,影响环路锁定。
- |
- +1 赞 0
- 收藏
- 评论 1
本文由火芯人提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
相关推荐
【成功案例】SI52112双路PCIE时钟芯片在工业通信中的应用,支持PCIE1.0,2.0,3.0
在工业通信中CPU和交换芯片通常采用PCIE接口,就需要两对100M的差分时钟,我们在选取双路PCIE时钟时需要考虑稳定性,价格,货期,对比了IDT,Pericom,最后选取Silcon labs的SI52112。SI52112双路PCIE时钟芯片,支持PCIE1.0,2.0,3.0,具有低功耗HCSL差分输出缓冲器,具有很低的EMI,工业级温度,在-40~+85度下可靠运行,具有小尺寸封装。
【经验】Silicon Labs时钟芯片Si5332更改时钟输出频率的方法
Silicon Labs推出的Si5332任意频率的时钟发生器提供最高级别的集成,实现在 10/25/100G 数据中心、通信和工业应用程序中的完整时钟树整合。该芯片输出频率范围为5~ 333.33 MHz,具有 175fs 典型值的抖动性能,根据封装不同有 6路、8路、12路-时钟输出。它既可以工厂预先编程,也可以通过I2C接口,进行系统内编程。
【经验】通过配置输出时钟来优化抖动性能的方法-使用CBPro软件进行调整,以SI5345时钟芯片为例
Silicon Labs公司提供各种高速时钟信号发生器、抖动衰减器的芯片供应商。广泛用于传输网、移动回传网、接入网等设备。很多反馈使用CBPro软件配置频率计划时都会存在串扰警告,串扰问题会带通信质量问题,本文讲述配置输出时钟来优化抖动性能的最佳方式——使用CBPro软件进行调整。
一款适合IEEE 1588V2的专用时钟芯片
Silicon Labs日前推出了专门实现IEEE 1588协议的超低抖动时钟芯片SI5348,这款芯片可以满足IEEE 1588 V2组网对系统时钟极其苛刻的指标要求,完美实现IEEE 1588 V2协议。
用于音频应用的时钟芯片SJWCH5351,支持I²C接口编程,实现单一芯片取代锁相环、晶振、压控振荡器
SJWCH5351产生多路自由运行时钟以用于替换晶体和晶体振荡器的内部振荡器,方便实现输出智能音频系统所需的48kHz采样时钟、对应3.072MHz的位同步时钟以及90.3168MHz的系统时钟,只需外面挂一颗25MHz的价格较低的无源晶体作为输入源,可正常实现三路不同频点输出。
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
详细介绍时钟芯片的种类及其应用
时钟芯片是一种内含多种复杂数字电路的电子元件,它们能够提供精确的时间测量、时间基准信号、实现时钟调整等。因其强大的性能、微小的体积被广泛应用于各种电子设备和系统中。本文赛思将详细介绍时钟芯片的种类及其应用,以供大家了解。
【产品】更适合IEEE 1588设计的超低抖动时钟芯片SI5388/SI5389
Silicon Labs在充分调研了各大设备商的IEEE 1588产品设备后,实时发布了另外一款支持最新IEEE 1588协议的时钟芯片SI5388/SI5389,并且在全球主流的通信设备厂家配合Xilinx、Intel等平台进行了完整的同步测试。
【应用】SDI编解码技术应用之基于高精度时钟发生器的高清视频同步系统设计
在SDI高清视频系统中,我们运用世强代理的Silicon Labs公司系列高精度时钟发生器Si5324,Si5332,Si5338,Si5341,Si5345,Si552等,来组建起整个SDI同步系统。产品覆盖了SD-SDI,HD-SDI,3G-SDI,6G-SDI,12G-SDI等标清、高清和超清的各种SDI标准高低端应用,为SDI设备提供最优的时钟性能。
解析高精度时钟芯片:提升通信和导航系统性能的核心组件
在高速通信和精确导航日益成为现代技术发展的关键因素时,一个看似不起眼的组件——时钟芯片,正逐渐成为提升这些系统性能的核心。芯片提供了一种准确计时的手段,这对于确保数据的同步传输和精确定位至关重要。本文赛思将探讨高精度时钟芯片如何改善通信和导航系统的性能。
【产品】抖动率低至0.3ps的去抖时钟芯片Si5326在光模块中的应用
去抖是光模块接收中极其重要的设计之一。Silicon labs的去抖时钟芯片Si5326采用DSPLL专利技术,输出频率抖动最小可以达到0.3ps,因此常被用于光模块接收器当中用来做去抖设计。
国产高精度时钟芯片的原理及应用
国产高精度时钟芯片是能够实现精确时间同步的芯片。它的出现,主要是为了解决在分布式系统中,由于各个节点之间的时间不同步,导致的一系列问题。在分布式系统中,各个节点需要协同工作,而时间的同步性对于系统的稳定运行至关重要。如果各个节点之间的时间不同步,可能会导致数据的错乱,甚至会导致整个系统的崩溃。
【经验】Silicon Labs时钟芯片Si5332写入配置寄存后无频率输出解决方法
Si5332是Silicon Labs公司推出的任意频率的时钟发生器,被广泛应用于消费电子、电信传输网、基站、数据中心等。该芯片输出频率范围为5~333.33 MHz,具有175fs典型值的抖动性能,同时该芯片具有任意频点输出、可内置多组频率计划等特点。在应用中,Si5332在写入配置寄存器后,没有频率输出,该如何解决呢?本文将详细讲解。
【经验】Silicon Labs时钟芯片Si5335型号定制方法
Silicon Labs 时钟发生器Si5335输出可配置多达四个输出频率,范围为1~350MHz,单一型号可以最多指定3个唯一的器件配置,因此Si5335可以代替3个独立时钟发生器或缓冲器.此外,易于使用的ClockBuilder Pro配置实用工具,使si5335成为业界最容易定制的时钟解决方案,本文将重点介绍型号定制的方法。
【技术】时钟芯片的工作原理与应用领域介绍
从智能手机到电脑、汽车、通信设备和工业控制系统,时钟芯片都是必不可少的组成部分。它不仅仅用于提供时间信息,还用于同步和控制设备的各种操作。在本文中,赛思将深入探讨时钟芯片的工作原理、应用领域和发展趋势。
电子商城
现货市场
服务
可支持TI AM335x/AM5718 和NXP iMX6/iMX8芯片定制核心板和计算单板;支持NXP iMX6核心模组X / F / H系列、TI AM335x核心模组X / N / H系列,与兼容的底板组合定制单板计算机。
最小起订量: 1pcs 提交需求>
世强深圳实验室提供Robei EDA软件免费使用服务,与VCS、NC-Verilog、Modelsim等EDA工具无缝衔接,将IC设计高度抽象化,并精简到三个基本元素:模块、引脚、连接线,自动生成代码。点击预约,支持到场/视频直播使用,资深专家全程指导。
实验室地址: 深圳 提交需求>
查看全部1条回复