【经验】去抖时钟芯片SI5347的软复位寄存器应用注意事项
SI5347是SILICON LABS公司推出的一款经典的去抖时钟芯片,目前广泛用于各种有线通信、无线基站、高端医疗仪器等设备中。SI5347拥有较强的去抖能力,能对各种线路恢复的相噪较差的时钟进行去抖,但是一般SI5347裸片上电时需要初始化,并且在使用中也经常进行时钟的实时调整,这种情况下,不管是客户自行小幅度修改还是利用FOTF批处理方式进行大范围修改,都会使用到软复位以使得配置生效。
SI5347提供的这个软复位操作寄存器地址是0x001C,其中对应bit0是全局软复位,bit1~bit4分别应不同的DSPLLX的单独软复位,与硬件复位不同的是,软复位不会重新加载原有的寄存器配置,只是将部分的修改的寄存器生效或者特定设置生效应用场合。对于特定设置生效的来源,比如其中某个分频器生效,带宽设置生效等功能非常实用。不过有些场合功能寄存器修改是不需要进行软复位就生效的,下面两种场合需要特别注意:
1) SI5347的I2C器件地址修改。对于器件地址的修改,这里是不需要操作0X001C软复位寄存器,可以直接修改寄存器0X000B,修改为所需要的寄存器地址。初始化完成后直接使用这个地址就行。
2) 输出时钟对齐功能。很多工程师小伙伴认为修改SI5347的各个电源上电时序可以有助于对齐各个输出端口之间时钟对齐。其实这种说法是不全面的。其实各个VDD、VDDA、VDDS、VDDOx来说,只有输出对应的VDDOx才对输出端口相位对齐才有效。对于上电后有修改输出的寄存器,这时要实现各个新输出时钟的对齐最好的办法就是进行软复位,对于单个锁相环可以单独操作,而对于多个锁相环对应的输出修改,直接操作软复位寄存器0x001C的bit0写1即可实现。
表1 SI5347的软复位寄存器功能表
- |
- +1 赞 0
- 收藏
- 评论 0
本文由火芯人提供,版权归世强硬创平台所有,非经授权,任何媒体、网站或个人不得转载,授权转载时须注明“来源:世强硬创平台”。
相关推荐
【应用】去抖时钟AU5329作为时钟发生器的GUI软件怎么配置?
Au5329是奥拉推出的一款高性价比去抖时钟,其广泛应用于传输网OTN、SDH设备中,可支持2路外部时钟源输入也可选用Crystal/XO/TCXO输入,并提供10路时钟输出,芯片内部有2个PLL,时钟输出可通过PLL灵活导出,输出时钟可高达2.1GHz。本文主要介绍Au5329作为时钟发生器时使用GUI软件的配置方法。
【经验】无线去抖时钟芯片Si5386相邻输出信号串扰问题解决方法
Si5386是Silicon Labs公司推出的无线去抖时钟芯片,被广泛应用于电信传输网、基站、数据中心等。在实际应用中,通过Clock Builder Pro软件对SI5386输出时钟配置时,如果相邻输出之间带宽小于20MHz,会有警告提示存在输出串扰问题。本文详细介绍这个问题的解决方案。
【经验】如何实现SI534X/SI538X时钟发生器SPI在线编程?
Silicon Labs SI534X、SI538X时钟发生器包括基于模拟PLL的SI5340、SI5341和基于DSPLL技术的SI5342、SI5344 、SI5345、SI5342H、SI5344H、SI5346、SI5347、SI5348以及无线专用时钟SI5380、SI5382、SI5386等时钟芯片产品。目前在光通信、数据中心、服务器、小基站、光模块等产品中有广泛的应用
AN905 EXTERNAL REFERENCES: OPTIMIZING PERFORMANCE
型号- SI5342,SI539X,SI5341,SI5346,SI5347,SI5344,SI5345,SI534X,SI5380
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
【选型】三点关键因素决定5G基站时钟选择SI5386A-E-GM还是LMK04828
Silicon Labs SI5386A-E-GM集成DSPLL核心技术的JESD204B去抖时钟芯片,广泛用于5G基站设备中。SI5386A-E-GM和LMK04828都是目前比较主流的无线时钟发生器,但是相对于SI5386A-E-GM来说,LMK04828部分性能、应用特点是无法媲美的。
AN1051: Si534x/7x/8x/9x Schematic Review Checklist Application Note
型号- SI5372,SI5395J,SI5386,SI5397,SI539X,SI5340-D-EB,SI5395,SI5395-A-EVB,SI5347,SI538X,SI537X,SI5395J-A,SI534X,SI5348
【产品】抖动率低至0.3ps的去抖时钟芯片Si5326在光模块中的应用
去抖是光模块接收中极其重要的设计之一。Silicon labs的去抖时钟芯片Si5326采用DSPLL专利技术,输出频率抖动最小可以达到0.3ps,因此常被用于光模块接收器当中用来做去抖设计。
【经验】高性能去抖时钟发生器Si5347的dspll_sel0/1引脚DSPLLx选择功能无效如何解决?
日前有用户使用芯科科技高性能去抖时钟发生器Si5347的DCO调整功能时,无论怎么设置dspll_sel0/1引脚,给FINC和FDEC信号调整时,都是锁相环DSPLLA和锁相环DSPLLB同时被控制,dspll_sel0/1引脚的DSPLLx选择功能无效。本文就将分析并解决该问题。
一个使用无线专用去抖时钟芯片Si5386配置JESD204B接口时钟延时的应用案例
Silicon Labs公司的无线专用去抖时钟芯片Si5386集成DSPLL核心技术的JESD204B去抖时钟芯片,广泛用于无线基站设备中,用来消除由于离散的VCXO和环路滤波器组件带来的额外噪声。本案例就是一个实现4对延时调节功能JESD204B的DCLK/SYSREF配置的例子。
【经验】高性能去抖时钟发生器Si5347输入输出延时调整功能的应用注意事项
Silicon Labs Si5347是一款内置4个DSPLL的高性能去抖时钟发生器,实时增加了I/O延时调节功能(即输入输出延时调整功能)。本文将主要讲解需要使用调节功能时需要着重注意的事项。
AN699: FPGA Reference Clock Phase Jitter Specifications
型号- SI545,SI56X,SI53X,SI5394,SI5383,SI5392,SI5391P,SI5342,SI5397,SI5332,SI5340,SI5395,SI5341,SI5396,SI5346,SI5335,SI5347,SI5344,SI5345,SI5389,SI540,SI5348,SI570,SI5338
Si5347, Si5346 Revision D Reference Manual
型号- SI5346,SI5347,SI5347C,SI5346B,SI5347D,SI5347A,SI5346A,SI5347B
【产品】四路独立DSPLL超低抖动衰减器,简化设计复杂度
针对Si5347-B版本实际应用过程中碰到的Bug和客户提出的应用需求,Silicon Labs最新推出了一款可用于在8kHz~750MHz输入时钟抖动衰减时钟发生器Si5347-D,其实用的可编程延时调节、精准的缓变率调节及可配置的自由振荡模式等功能大大简化了系统设计的复杂度。
去抖时钟芯片Si5326内部数字锁相环DSPLL的抖动容限是指什么?
抖动容限为在DSPLL失锁前,输入时钟信号中正弦规律抖动的最大峰峰值。抖动容限是和抖动频率相关的功能,更低的输入抖动频率需要提高抖动容限。
电子商城
品牌:SILICON LABS
品类:Wireless Gecko SoC
价格:¥8.1764
现货: 103,878
品牌:SILICON LABS
品类:Mighty Gecko Multi-Protocol Wireless SoC
价格:¥27.0929
现货: 90,767
现货市场
品牌:SILICON LABS
品类:Switch Hall Effect Magnetic Position Sensor
价格:¥2.2924
现货:126,000
服务
可支持TI AM335x/AM5718 和NXP iMX6/iMX8芯片定制核心板和计算单板;支持NXP iMX6核心模组X / F / H系列、TI AM335x核心模组X / N / H系列,与兼容的底板组合定制单板计算机。
最小起订量: 1pcs 提交需求>
世强深圳实验室提供Robei EDA软件免费使用服务,与VCS、NC-Verilog、Modelsim等EDA工具无缝衔接,将IC设计高度抽象化,并精简到三个基本元素:模块、引脚、连接线,自动生成代码。点击预约,支持到场/视频直播使用,资深专家全程指导。
实验室地址: 深圳 提交需求>
登录 | 立即注册
提交评论