【产品】专为无线基站设计的高集成度时钟发生器Si5380
在互联网基础设施领域,高性能定时解决方案的领先供应商SILICON LABS今日宣布推出了适用于无线基础设施应用的业界最高集成度时钟IC,此无线基础设施应用包括微蜂窝(small cell)和宏蜂窝(macro cell)。Silicon Labs的新型Si5380时钟发生器是业界首款能够替代低相位噪声整数N分频时钟、压控晶体振荡器(VCXO)、分立环路滤波器和电压调节器的单芯片器件。Si5380时钟IC提供了媲美传统分立解决方案的相位噪声性能,同时在封装尺寸、物料成本(BOM)、功耗、性能和易用性方面也提供显著优势。
Cisco最近的一项研究表明,在受到视频流服务和IoT连接设备广泛部署的推动后,全球移动数据流量在2014年至2019年之间可能会飙升近十倍。虽然基站供应商正在开发新的4G/LTE设备以增加网络容量和覆盖范围,但是对于微蜂窝基站来说设计难度也在日益增加,因为在拥挤的城市环境中,它们经常被部署到空间和功耗受限的室外位置。Silicon Labs的新型Si5380时钟IC是业界首款单芯片无线时钟IC,特别针对尺寸、功耗、集成度和性能进行了优化,这使得它成为了微蜂窝基站应用的理想选择。
Si5380时钟IC凭借Silicon Labs最新的第四代DSPLL技术,为下一代微蜂窝和宏蜂窝基站远程射频头(RRH)设计提供了有针对性优化的解决方案。DSPLL技术创新的双环路混合信号架构在数字锁相环(PLL)架构中集成了一个高性能的15GHz模拟压控振荡器,消除了通常所需的分立环路滤波器和低压差输出(LDO)稳压器。这使得该时钟解决方案能够提供超低相位噪声时钟合成与一流PLL集成度的最佳组合。
与竞争的VCXO时钟IC解决方案相比,Si5380时钟IC可减少66%的印制电路板(PCB)占用面积,降低30%的功耗。当今的微蜂窝基站通常功耗预算受限,并且一般采用以太网供电(PoE)技术供电,因此高能效的定时器件特别重要。凭借在DSPLL中集成所有PLL和电源调节电路,Si5380芯片能够提供极高的板级噪声抑制、电源噪声抑制和操作温度范围内一致、可重复的相位噪声性能。
基于VCXO的时钟解决方案在震动环境下通常导致杂散性能衰减,而Si5380芯片集成的DSPLL技术无论在任何系统环境下都能够提供优异的杂散响应。此外,Si5380时钟芯片在锁定到高抖动输入时钟后能够保证低相位噪声,确保数据转换器性能不会受到外部影响而衰减。Si5380能够生成高达1.47456GHz的4G/LTE频率,并提供12路独立的可配置时钟输出,为兼容JESD204B标准的数据转换器、FPGA和其他逻辑器件提供定时服务。
Silicon Labs定时产品营销总监James Wilson介绍:“Si5380时钟是目前业界最高集成度的定时解决方案,它满足微蜂窝和宏蜂窝基站在各类环境条件下对于紧凑型PCB封装、低功耗、可靠性和运营商级别相位噪声性能的需求。Silicon Labs高集成度的DSPLL时钟架构,结合易于使用的ClockBuilder Pro软件,大大简化了当今异构无线网络所需时钟合成和抖动衰减的设计难度。”
另外,利用ClockBuilder Pro就可简化无线基站的时钟树设计。Silicon Labs的ClockBuilder Pro软件能够帮助设计人员在五分钟内生成可编程的Si5380时钟配置,从而最小化软件开发成本。无需为定制时钟芯片等待数月,设计人员只要通过ClockBuilder Pro简单的上传他们的定制配置到Silicon Labs,工厂预编程的Si5380时钟样片就能够在两周内发出。因为业界最短的定制样片交货时间,客户能够大大加速整个产品开发过程。
- |
- +1 赞 0
- 收藏
- 评论 0
本网站所有内容禁止转载,否则追究法律责任!
相关推荐
【产品】最具频率弹性可编程的CMOS时钟发生器Si5351,非常适用于对成本敏感的消费性电子应用
Si5351采用优异的时钟技术,非常适用于对成本敏感的消费性电子应用,可在不牺牲性能的情况下大幅降低系统成本、功耗并能满足空间需求。
新产品 发布时间 : 2016-04-26
【产品】可提供4个PCIe时钟输出的PCIe时钟发生器,支持100MHz的串行ATA(SATA)
Si52144是一款由Silicon Labs(芯科科技)推出的支持扩频的PCIe时钟发生器,可以提供4个PCIe时钟和25 MHz参考时钟,符合PCI-Express Gen 1,Gen 2,Gen 3,Gen 3 SRNS,Gen 4标准。该器件具有四个用于使能输出的硬件输出使能引脚,以及一个用于控制PCIe时钟输出上的扩频的硬件引脚。 除硬件控制引脚外,I2C可编程性还可用于动态控制。
新产品 发布时间 : 2018-12-30
【产品】支持100 MHz串行ATA(SATA)的时钟发生器Si52112-B5/B6,提供2个PCIe时钟
Si52112-B5/Si52112-B6是Silicon Labs推出的两款PCIe时钟发生器,可以提供2个PCIe时钟,兼容PCI-Express Gen 1,Gen 2,Gen 3和Gen 4通用时钟。此外,其还具有低功耗HCSL,可兼容差分输出,并且支持100 MHz的串行ATA(SATA),可广泛用于网络附加存、多功能打印机,无线接入点,路由器等领域。
新产品 发布时间 : 2019-01-14
【选型】Silicon Labs 时钟和振荡器芯片选型指南
目录- 计时解决方案 晶体振荡器(XO) 压控晶体振荡器(VCXO) 时钟发生器 时钟缓冲器 抖动衰减器 无线时钟 网络同步器
型号- SI56X,SI5382,SI5383,SI5380,SI5381,SI5386,SI5331X,SI5384,SI590,SI5315X,SI591,SI595,SI510,SI598,SI511,SI596,SI597,SI514,SI515,SI512,SI513,SI516,SI52142,SI52143,SI52144,SI51210,SI5394,SI5391,SI5392,SI5397,SI5332X,SI5395,SI569,SI54X,SI567,SI52111,SI52112,SI570,SI571,SI5344H,100G,SI53212,SI5332,SI53208,SI5330X,SI5335,SI53204,SI5334,SI5338,SI547,SI545,SI546,SI549,SL18860,SI5311X,SI5342,SL18861,SI5340,SI52208,SI5341,SI5346,SI52202,SI5347,SI5344,SI52204,SI5345,SI550,SI5348,SI554,SI552,SI5342H,SI5350,SI53306,SI5351,SI53102-AX,SI52212,SI5336X,SI561,SI562,SI560,SI565,SI566,SI564,SI51214,SI51211,SI51218,SI52146,SI52147,SI532,SI533,SI530,SI531,SI534,SI5334X,SI540,SI544,SI541,SI542
【经验】时钟发生器Si5341型号定制以及输出串扰问题解决方法
Silicon Labs公司推出的时钟发生器Si5341最大能够支持10路差分输出,输出频率范围100Hz~712.5MHz,输出抖动范围均小于100 fs(0.1 ps),并且Si5341内部带有模拟锁相环,配合Silicon Labs的专利MultiSynth技术,能够以0 ppm合成所需的频点,本文将详细介绍Si5341型号定制以及输出串扰问题解决方法。
设计经验 发布时间 : 2020-08-21
【技术】电科星拓带您认识时钟发生器和缓冲器
本文中电科星拓尝试给大家梳理时钟的起源和发展史,并带大家认识时钟发生器和缓冲器,以及电科星拓的时钟产品介绍,希望能解除大家心中疑惑。
技术探讨 发布时间 : 2023-08-17
【经验】如何使用CBPro软件配置时钟发生器Si5332的晶体输入端电容
Silicon Labs的时钟发生器Si5332支持外置晶体/晶振/参考时钟输入,也支持内置晶体的版本,目前使用较多的是内置晶体版本,但部分用户在设计时由于自身需求仍然选择外置晶体,而选择外置晶体时通常会发现配置的晶体无法正常启动或者启动时间不太理想,如果使用CBPro软件适当配置Si5332,可以避免大部分问题。本文就将介绍如何使用CBPro软件配置Si5332的晶体输入端电容。
设计经验 发布时间 : 2019-09-24
【经验】Silicon Labs时钟发生器SI5332时钟差分信号变单端输出问题及处理方法
Silicon Labs时钟发生器SI5332在使用CB Pro软件配置好电平之后,有工程师会有疑问,原本配置好的3.3V 125MHz lVDS电平 OUT/OUTB是否可以在配置不动的情况下单独分开做两个125MHZ单端时钟输出?本文将为你解析。
设计经验 发布时间 : 2022-03-21
芯科Silicon Labs低抖动时钟芯片 | 晶体振荡器 | 压控振荡器 | 时钟发生器 | 时钟缓冲器
芯科科技Silicon Labs时钟芯片代理商世强,提供Silicon Labs低抖动时钟芯片参数选型服务,芯科低抖动时钟芯片供应服务,芯科低抖动时钟芯片资料。业界抖动系数超低的低抖动时钟芯片,包括XO/VCXO晶体振荡器/压控振荡器、Clock/JA Clock时钟发生器、Buffer时钟缓冲器。推荐Si53xx系列,Si5342H,Si5344H,Si5347,Si5332,Si5381。
原厂动态 发布时间 : 2018-06-27
时钟发生器Si5351的版本B和版本A有什么变化,推荐使用哪个版本?
时钟发生器Si5351目前主推版本B,版本B和版本A的主要变化有:(1)RevB:频率输出范围是2.5 kHz到200 MHz;RevA:8 kHz 到160 MHz。(2)输出阻抗RevB是50欧姆,RevA是85欧姆。(3)RevB不支持24-QSOP封装。
技术问答 发布时间 : 2017-05-05
【经验】时钟发生器Si5332接地PAD引起的频率计划烧录失败问题及解决方式
Si5332支持多个输出端,每个输出端有独立的输出电压,使用ClockBuilder Pro可以快速轻松地配置频率计划,并且有专门的烧录器可通过I²C接口烧录到芯片内的NVM,但是有时候接地PAD引起的频率计划烧录失败,本文将简要分析。
设计经验 发布时间 : 2022-01-29
【应用】十路输出时钟的时钟发生器Si5341用于5G CU平台的时钟链路设计,时钟频点范围100Hz~1028MHz
本文推荐使用Silicon Labs高性能时钟发生器Si5341用于5G CU的主控平台时钟设计,有多达十路输出时钟,时钟频点范围是100Hz~1028MHz,涵盖了5G CU主控平台所需的全部频点,时钟路数足够多,可以尽量减少晶振的用量。
应用方案 发布时间 : 2020-05-27
【应用】时钟发生器SI5351A-B-GTR用于智能音箱,以0 ppm误差产生200 MHz的任意频率合成输出
本文推荐Silicon Labs的SI5351A-B-GTR这颗小封装的时钟发生器作为智能音箱的参考时钟源,替代相关的各种时钟源。SI5351芯片是可通过I2C接口配置的时钟发生器,能以0 ppm误差产生高达200 MHz的任意频率合成输出。
应用方案 发布时间 : 2020-11-30
【应用】3通道输出的Silicon labs时钟发生器可用于视频直播终端,输出频率误差0ppm
时钟发生器SI5351A-B-GT可用在视频直播终端产品中,主要为主板启动时提供初始化时钟信号,让主板能够启动。内置晶体,可工作在25MHZ或27MHZ晶体,由2个锁相环PLLA和PLLB进行相位锁定,通过分频器再分成3个频率输出通道,给主板提供信号源。
应用方案 发布时间 : 2021-08-28
【经验】如何实现SI534X/SI538X时钟发生器SPI在线编程?
Silicon Labs SI534X、SI538X时钟发生器包括基于模拟PLL的SI5340、SI5341和基于DSPLL技术的SI5342、SI5344 、SI5345、SI5342H、SI5344H、SI5346、SI5347、SI5348以及无线专用时钟SI5380、SI5382、SI5386等时钟芯片产品。目前在光通信、数据中心、服务器、小基站、光模块等产品中有广泛的应用
设计经验 发布时间 : 2018-04-01
电子商城
现货市场
服务
支持GSM / GPRS 等多种制式产品的射频测试,覆盖所有上行和下行的各项射频指标,包括频差、相差、调制、功率、功控、包络、邻道泄漏比、频谱、杂散、灵敏度、同道干扰、邻道干扰、互调、阻塞等等。满足CE / FCC / IC / TELEC等主流认证的射频测试需求。
实验室地址: 深圳 提交需求>
世强深圳实验室提供Robei EDA软件免费使用服务,与VCS、NC-Verilog、Modelsim等EDA工具无缝衔接,将IC设计高度抽象化,并精简到三个基本元素:模块、引脚、连接线,自动生成代码。点击预约,支持到场/视频直播使用,资深专家全程指导。
实验室地址: 深圳 提交需求>
登录 | 立即注册
提交评论